虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

优化分析

  • Win7纯手动深度优化系统_—DIY系统挑剔者专用

    Win7纯手动深度优化系统_—DIY系统挑剔者专用

    标签: Win7 DIY 手动

    上传时间: 2013-10-09

    上传用户:yd19890720

  • 蔡文钧_中心臂连杆型转向机构之设计与分析_

    智能车连杆机构详细分析

    标签: 机构 设计与分析

    上传时间: 2013-10-19

    上传用户:momofiona

  • 射频电路分析计算软件AppCAD V3.02

    射频电路分析计算软件

    标签: AppCAD 3.02 射频 电路分析

    上传时间: 2014-12-31

    上传用户:caiqinlin

  • 断路器脱扣曲线分析

    断路器脱扣曲线分析

    标签: 断路器

    上传时间: 2013-11-15

    上传用户:qwerasdf

  • Origin+8.0实用教程-科技作图与数据分析

    Origin+8.0实用教程-科技作图与数据分析,非常详细

    标签: Origin 8.0 实用教程 数据分析

    上传时间: 2013-11-13

    上传用户:yzy6007

  • 555时基电路的分析和应用

    555时基电路的分析和应用

    标签: 555 时基电路

    上传时间: 2013-11-22

    上传用户:541657925

  • PCB信号完整性分析与设计(硕士学位论文)

    PCB信号完整性分析与设计(硕士学位论文)

    标签: PCB 信号完整性 硕士

    上传时间: 2015-01-01

    上传用户:dongbaobao

  • 一种在FPGA上实现的FIR滤波器的资源优化算法

    在数字滤波器中,FIR滤波器是一种结构简单且总是稳定的滤波器,同时也只有FIR滤波器拥有线性相位的特性。传统的直接型滤波器运算速度过慢,而改进型的DA结构的滤波器需要过高的芯片面积消耗大量的逻辑资源很难达到运算速度以及逻辑资源节约的整体优化。本文提出了一种基于RAG算法的FIR滤波器,与传统的基于DA算法的滤波器结构的滤波器相比,RAG算法简化了FIR滤波器乘法模块的结构,减少了逻辑资源的消耗和硬件实现面积,提高了计算速度。本文设计的16阶FIR滤波器用VerilogHDL进行描述,并综合到Altera公司的CycloneⅡ系列FPGA中。仿真实验表明基于RAG算法的FIR滤波器达到了逻辑资源的节约和运算速度的提高的整体优化效果。

    标签: FPGA FIR 滤波器 优化算法

    上传时间: 2014-01-02

    上传用户:waizhang

  • Xilinx UltraScale:为您未来架构而打造的新一代架构

      Xilinx UltraScale™ 架构针对要求最严苛的应用,提供了前所未有的ASIC级的系统级集成和容量。    UltraScale架构是业界首次在All Programmable架构中应用最先进的ASIC架构优化。该架构能从20nm平面FET结构扩展至16nm鳍式FET晶体管技术甚至更高的技术,同 时还能从单芯片扩展到3D IC。借助Xilinx Vivado®设计套件的分析型协同优化,UltraScale架构可以提供海量数据的路由功能,同时还能智能地解决先进工艺节点上的头号系统性能瓶颈。 这种协同设计可以在不降低性能的前提下达到实现超过90%的利用率。   UltraScale架构的突破包括:   • 几乎可以在晶片的任何位置战略性地布置类似于ASIC的系统时钟,从而将时钟歪斜降低达50%   • 系统架构中有大量并行总线,无需再使用会造成时延的流水线,从而可提高系统速度和容量   • 甚至在要求资源利用率达到90%及以上的系统中,也能消除潜在的时序收敛问题和互连瓶颈   • 可凭借3D IC集成能力构建更大型器件,并在工艺技术方面领先当前行业标准整整一代   • 能在更低的系统功耗预算范围内显著提高系统性能,包括多Gb串行收发器、I/O以及存储器带宽   • 显著增强DSP与包处理性能   赛灵思UltraScale架构为超大容量解决方案设计人员开启了一个全新的领域。

    标签: UltraScale Xilinx 架构

    上传时间: 2013-12-23

    上传用户:小儒尼尼奥

  • FPGA功耗优化

    FPGA功耗优化

    标签: FPGA 功耗优化

    上传时间: 2014-01-22

    上传用户:agent