简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块,并调试得到正确仿真结果,然后将各个功能模块组合起来。最后作整体仿真、下载,得到实物。由于采用纯数字硬件设计制作,稳定性、可靠性远远高于使用单片机或模拟方式实现的系统,外围电路简单。该数字频率计达到预期要求,实现了可变量程测量,测量范围0.1Hz—9999MHz,精度可达0.1Hz。
上传时间: 2016-03-20
上传用户:qq521
基于VHDL的分频器设计,这是源码希望对大家有用。
上传时间: 2014-01-25
上传用户:watch100
vhdl语言编写的2分频器代码,简单易懂
上传时间: 2014-01-08
上传用户:lht618
EDA常用计数函数VHDL程序设计,基于VHDL的交通灯设计实例&分频器
上传时间: 2013-12-23
上传用户:yyq123456789
用vhdl写的有关寄存器的源代码,适合于硬件开发入门。
上传时间: 2016-05-03
上传用户:源码3
[VHDL经典设计26例]--在xilinx芯片上调试通过--[01--1位全加器][02--2选1多路选择器][03--8位硬件加法器][04--7段数码显示译码器][05--8位串入并出寄存器][6--8位并入串出寄存器][7--内部三态总线][8--含清零和同步时钟使能的4位加法计数器][9--数控分频器][10--4位十进制频率计][11--译码扫描显示电路][12--用状态机实现序列检测器的设计][13--用状态机对ADC0832电路控制实现SIN函数发生器][14--用状态机实现ADC0809的采样电路设计][15--DMA方式A/D采样控制电路设计][16--硬件电子琴][17--乐曲自动演奏][18--秒表][19--移位相加8位硬件乘法器][20--VGA图像显示控制器(彩条)][21--VGA图像显示控制器][22--等精度频率计][23--模拟波形发生器][24--模拟示波器][25--通用异步收发器(UART)][26--8位CPU设计(COP2000)]
上传时间: 2014-09-06
上传用户:han_zh
本人编写的3级抽取器的vhdl代码,可供大家参考一下,如有不妥之处,还请多多指教.
上传时间: 2016-05-14
上传用户:cccole0605
VHDL的四人抢答器,希望对大家有所帮助啊,
上传时间: 2013-12-09
上传用户:极客
用VHDL语言采用串行方法实现用1位全加器实现4位全加器
上传时间: 2016-05-27
上传用户:hongmo
VHDL编写的汉明纠错码译码器,数字传输中汉明纠错码的译码所用
上传时间: 2014-12-05
上传用户:笨小孩