虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

二进制

二进制(binary),发现者莱布尼茨,是在数学和数字电路中以2为基数的记数系统,是以2为基数代表系统的二进位制。这一系统中,通常用两个不同的符号0(代表零)和1(代表一)来表示[1]。数字电子电路中,逻辑门的实现直接应用了二进制,现代的计算机和依赖计算机的设备里都使用二进制。每个数字称为一个比特(Bit,Binarydigit的缩写)[2]。
  • 基于ARM嵌入式平台的X86译码SoC架构设计.pdf

    SoC(System On a Chip)又称为片上系统,是指将微处理器、模拟IP核、数字IP核和存储器(或片外存储器接口)集成在单一芯片上。SoC产品不断朝着体积小、功能强的方向发展,芯片内部整合越来越多的功能。ARM架构作为嵌入式系统流行的应用,其应用的扩展面临软件扩充的问题,而X86平台上却有很多软件资源。若将已有的X86软件移植到ARM平台,则可以在一定程度上解决软件扩充的问题。 本论文针对X86指令在ARM中兼容的应用,以智能手机的应用为例,提出了基于ARM嵌入式平台,使用X86指令到ARM指令的二进制翻译模块,达到对X86指令的兼容。主要研究ARM公司的片上总线系统——AMBA AHB和AMBA APB片上总线标准。对Multi-layer总线结构进行研究,分析了Multi-layer AHB系统中使用的Bus Matrix模块的结构,从Bus Matrix模块的内部矩阵结构和系统架构两方面针对系统的特点作出优化。 最后介绍了论文采用的事物级模型与Verilog HDL协同仿真的方法和系统的控制过程,通过仿真结果的比较,验证了利用二进制翻译模块实现X86指令执行的可行性和优化后的架构较适合于X86翻译系统的应用。

    标签: ARM X86 SoC

    上传时间: 2013-06-28

    上传用户:钓鳌牧马

  • 基于ARM的PDF417二维条码识别

    条码技术是随通信技术,计算机技术的发展应运而生的自动识别技术的一种。根据二进制编码规则对应形成的由对光反映率不同的条、空组成的图形,经光电扫描识读器扫描,将采集的信息经处理器进行处理,从而达到自动识别的目的。条码技术自出现以来,得到了人们的普遍关注,发展十分迅速,已广泛用于交通运输、商业、医疗卫生、制造业、仓储业、邮电业等领域,极大的提高了数据采集和信息处理的速度,提高了工作效率,并为管理的科学化、信息化和现代化作出了贡献。目前常用的是一维条码,但一维条码最大的弱点就是表征的信息量是有限的,需要依赖外部数据库支持,离开这个数据库条码本身就没有意义了。二维条码克服了这一弱点,它是在一维条码基础上形成的高密度、高信息量的条码,可以将大量信息在小区域内编码,它本身就是一个完整的数据文件,是实现证件、卡片等信息存储、携带并可以通过机器自动识读的理想方法。 本课题采用流行的嵌入式技术,采用S3C44BOX作为二维条码PDF417识别器的数据采集终端,该终端内嵌μC/OS-Ⅱ操作系统,将应用分解成多任务,简化了应用系统软件设计;使控制系统的实时性得到了保证,提高了系统的可靠性和稳定性;同时也增强了系统的可扩展性和产品开发的可延续性。 本课题的主要任务是PDF417(Portable Data File)二维条码图像的识别。先由扫描仪或照相机获取二维条码的原始图像,再由PC(Personal Computer)计算机中的图象处理程序对图象数据进行处理,然后在条码中定位单个码字符号的图像,利用算法识别出单个码字符号。本文在条码图像的预处理方面进行了算法改进,取得了较好的成果,能够有效的去掉干扰噪声和图像定位。通过实验结果表明:本课题研究的二维条码识别系统是比较令人满意的。

    标签: ARM 417 二维条码

    上传时间: 2013-08-01

    上传用户:caiiicc

  • 数字系统设计基础教程

    本书以层次设计概念为基础,据此,我们可根据系统在某一时间重要的细节来确定在不 同层次上来对系统进行观察。由于每个复杂的系统是从单个的二进制位开始而产生的,所以 将系统分析分解成多个层次是有意义的。层次方法使我们可以“放大”系统以研究其细节, 并可“缩小”整个系统来检查整个系统的行为。需要记住的重要一点是,层次的每个级别仅 仅是对同一网络的不同观察方法。我们可以从底层开始,并从简单到复杂,逐步向上完成设 计,或者也可以从顶层入手,逐步向下完成设计。每个顶层都可能与其他的所有层次相联系。 有时这种联系很明显;而其他时候这种联系可能因细节问题而变得模糊。

    标签: 数字系统设计 基础教程

    上传时间: 2013-04-24

    上传用户:bruce

  • 音乐可控速度灯流电路设计

    通过驻极体话筒对音乐声量进行采集后,把采集的信号进行放大整流滤波,并通过555构成的压控振荡器把音乐的声量信号转化成变化的振荡频率,即通过声量的大小来产生相应频率的振荡信号,再经过二进制计数器对该振荡输出的脉冲进行计数输出四种不同的状态,通过二-四译码器对计数器输出状态进行译码产生相应的选通信号控制灯流接口电路 ,接口电路驱动一列信号指示灯,实现灯流速度随音乐声量大小而相应变化的效果。

    标签: 速度 电路设计

    上传时间: 2013-04-24

    上传用户:362279997

  • 基于FPGA的HDLC协议控制器的设计

    本文以符号多项式理论为基础,从理论上论证了任意长度比特组合的CRC校验码的并行算法,提出了并行CRC计算的数学模型,并且以8位二进制序列(即一个字节)为例,介绍了利用此数学模型计算校验码的方法,最后给出了与此算法相对应的VHDL模型。经过对实验数据的对比分析,表明文中所提并行CRC算法的关键路径延迟和硬件面积都得到了优化,以Top-Down设计方法给出了一种HDLC协议控制器的设计方案,用VHDL语言进行了行为级描述,采用Xilinx公司的FPGA产品进行实现。

    标签: FPGA HDLC 协议控制器

    上传时间: 2013-06-09

    上传用户:s363994250

  • 高效的CABAC解码器设计及FPGA实现

    H.264/AVC是ITU与ISO/IEC(International Standard Organization/Intemational Electrotechnical Commission国际标准化组织/国际电工委员会)联合推出的活动图像编码标准。作为最新的国际视频编码标准,H.264/AVC与MPEG-4、H.263等视频编码标准相比,性能有了很大提高,并已在流媒体、数字电视、电话会议、视频存储等诸多领域得到广泛的应用。基于上下文的自适应二进制算术编码(Conrext-based Adaptive Binary Arithmetic Coding,CABAC)是H.264/AVC的两个熵编码方案之一,相对于另一熵编码方案-CAVLC(基于上下文的自适应可变长编码),CABAC具有更高的数据压缩率:在同等编码质量下要比CAVLC提高10%~15%的压缩率。CABAC能实现很高的数据压缩率,但这是以增加实现的复杂性为代价的。在已有的硬件实现方法上,CABAC的解码效率并不高。 论文在深入研究CABAC解码算法及其实现流程,并在仔细分析了H.264/AVC码流结构的基础上,总结出了影响CABAC解码效率的各个环节,并以此为出发点,对CABAC解码所需中的各个功能模块进行了优化设计,设计出一种新的CABAC解码器结构,相对于一般的CABAC解码器,它的解码效率得到了显著提高。论文针对影响CABAC解码过程的"瓶颈"问题一多次访问存储部件影响解码速率,提出了新的存储组织方式,并根据CABAC的码流结构特性,采用4个子解码器级联的方式来进一步提高解码速率。 最后,用Verilog语言对所设计的CABAC解码器进行了描述,用EDA软件对其进行了仿真,并在FPGA上验证了其功能,结果显示,该CABAC解码器结构显著提高了解码效率,能够满足高档次实时通讯的要求。

    标签: CABAC FPGA 解码器

    上传时间: 2013-07-03

    上传用户:huazi

  • 在VB下PC机与MCS.doc

    简介 探讨了在PC机中用Visual Basic下的Microsoft Comm control控件与使用C51编程的MCS\ 51单片机之间的串行通信的方法,以及在VB中怎样处理二进制码,并给出了演示程序和通信协议。

    标签: MCS PC机

    上传时间: 2013-04-24

    上传用户:18752787361

  • 基于FPGA的高速FIR数字滤波器设计

    本论文设计了一种基于FPGA的高速FIR数字滤波器,滤波器实现低通滤波,截止频率为1MHz,通带波纹小于1 dB,阻带最大衰减为-40 dB,输入输出数据为8位二进制,采样频率为10MHz。 论文首先简要介绍了数字滤波器的基本原理和线性FIR数字滤波器的性质、结构,根据滤波器的性能要求选择窗函数、确定系数,在算法上为了满足数字滤波器的要求,对系数放大512倍并取整,并用Matlab对数字滤波器原理进行了证明。同时简述了EDA技术和FPGA设计流程。 其次,论文说明了FIR数字滤波器模块的划分,并用Verilog语言在Modelsim环境下进行了功能测试。对于数字滤波器系数中的-1,-2,4这些简单的系数乘法直接进行移位和取反,可以极大的节省资源和优化设计。而对普通系数乘法采用4-BANT(4bits-at-a-time)的并行算法,用加法累加快速实现了乘积的运算;另外,在本设计进行部分积累加时,采用舍取冗余位,主要是根据设计时已对系数进行了放大,而输出时又要将结果相应的缩小,所以在累加时,提前对部分积缩小,从而减少了运算量,从时间和资源上都得到了优化。 论文的最后分别用Modelsim和Quartus II进行了FIR数字滤波器的前仿真和后仿真,将仿真的结果和Matlab中原理验证时得到的理想值进行了比较,并对所产生的误差进行了分析。仿真结果表明:本16阶FIR数字滤波器设计能够实现截止频率为1MHz的低通滤波,并且工作频率可达150MHz以上。

    标签: FPGA FIR 数字 滤波器设计

    上传时间: 2013-07-15

    上传用户:lanwei

  • 基于FPGA的激光测距数据处理系统

    激光测距是随着激光技术的出现而发展起来的一种精密测量技术,因其良好的精确度特性广泛地应用在军事和民用领域。但传统的激光测距系统大多采用分立的单元电路搭建而成,不仅造成了开发成本较高,电路较复杂,调试困难等诸多问题,而且这种系统体积和重量较大,严重阻碍了激光测距系统的普及应用,因此近年来激光测距技术向着小型化和集成化的方向发展。本文就旨在找出一种激光测距的集成化方案,将激光接收电路部分集成为一个专用集成电路,使传统的激光测距系统简化成三个部分,激光器LD、接收PD和一片集成电路芯片。 本文设计的激光测距系统基于相位差式激光测距原理,综合当前所有的测相技术,提出了一种基于FPGA的芯片运用DCM的动态移相功能实现相位差测量的方法。该方法实现起来方便快捷,无需复杂的过程计算,不仅能够达到较高的测距精度,同时可以大大简化外围电路的设计,使测距系统达到最大程度的集成化,满足了近年来激光测距系统向小型化和集成化方向发展的要求,除此,该方法还可以减少环境因素对测距误差的影响,降低测距系统对测试环境的要求。本论文的创新点有: 1.基于方波实现激光的调制和发射,简化了复杂的外围电路设计; 2.激光测距的数据处理系统在一片FPGA芯片上实现,便于系统的集成。 在基于DCM的激光测距方案中,本文详细的叙述了利用DCM测相的基本原理,并给出了由相位信息得到距离信息的计算过程,然后将利用不同测尺测得的结果进行合成,并最终将距离的二进制信息转换成十进制显示出来。本文以Xilinx公司Virtex-II Pro开发板做为开发平台,通过编程和仿真验证了该测距方案的可行性。在采用多次测量求平均值的情况下,该测距方案的测距精度可以达到3mm,测距量程可达100m。该方案设计新颖,可将整个的数据处理系统在FPGA芯片中实现,为最终的专用集成芯片的设计打下了基础,有利于测距系统的集成单片化。

    标签: FPGA 激光测距 数据处理

    上传时间: 2013-06-20

    上传用户:lili1990

  • 基于FPGA的扩频模拟信号源的设计

    信号发生器是控制系统的重要组成部分。研制出较高精度、可靠性、可调参数的数字量信号发生器,对于促进我国航空、航天、国防以及工业自动化等领域的发展均有重要意义。本文以直接频率合成和伪随机码的设计与实现为中心,对扩频通信的基本理论、信号源的结构、载波调制等问题进行了深入的分析和研究,并给出了模块的硬件实现方案。 现场可编程门阵列(FPGA)设计灵活、速度快,在数字专用集成电路的设计中得到了广泛的应用。论文介绍了FPGA技术的发展和应用,包括VHDL语言的基本语法结构和FPGA器件的开发设计流程等等。详细地分析了各类频率合成器的基础上提出采用直接数字式频率合成原理(DDS)实现低相位噪声、高分辨率、高精度和高稳定度的信号源。研究了测距伪随机码的原理,确定选用移位序列作为系统的扩频码序列,并选取了符合本系统使用的移位序列扩频码。分别给出并分析了相应的FPGA硬件实现电路。 对于载波调制这一关键技术,提出了采用二进制相移键控相位选择法并相应作了硬件实现。最后给出具体设计实现了的信号发生器的输出波形。经实验室测试,设计的信号发生器满足要求,且结构简单、工作可靠、重量轻、体积小,具有良好的应用前景。

    标签: FPGA 扩频 模拟信号源

    上传时间: 2013-04-24

    上传用户:qweqweqwe