vhdl语言写的数字下变频的实现,整个工程文件,xlinx ise用的
资源简介:vhdl语言写的数字下变频的实现,整个工程文件,xlinx ise用的
上传时间: 2017-01-01
上传用户:cursor
资源简介:是基于FPGA的数字下变频的设计与实现,挺不错的一片文章
上传时间: 2013-12-03
上传用户:yuzsu
资源简介:本文主要对数字下变频器的FPGA实现方法进行了研究分析,重点完成了其主要模块的设计验证,最后进行了初步的系统级验证。目标任务是利用FPGA实现一个单通道专用数字下变频芯片,以目前得到广泛应用的、代表单通道DDC器件领先水平的产品——美国Intersil公司的H...
上传时间: 2013-04-24
上传用户:sunjet
资源简介:verilog语言实现的数字下变频设计。 在ALTERA的QUARTUS ii下实现。实用,好用。
上传时间: 2017-05-07
上传用户:三人用菜
资源简介:本文设计和实现了基于FPGA的数字下变频器DDC,用于宽带数字中频软件无线电接收机中。采用自上向下的模块化设计方法,将DDC的功能划分为基本单元,实现这些功能模块并组成模块库。在具体应用时,优化配置各个模块来满足具体无线通信系统性能的要求。这样做比传...
上传时间: 2013-08-05
上传用户:lishuoshi1996
资源简介:数字下变频(DDC:Digital Down Convert)是将中频信号数字下变频至零中频且使信号速率下降至适合通用DSP器件处理速率的技术。实现这种功能的数字下变频器是软件无线电的核心部分。采用专用DDC芯片完成数字下变频,虽然具...
上传时间: 2013-07-11
上传用户:6546544
资源简介:简要介绍了数字下变频的设计,通过采用xilinx的ise软件,ipcore的调用实现
上传时间: 2013-08-05
上传用户:zukfu
资源简介:软件无线电数字下变频的研究及系统仿真,主要是介绍数字下变频的方案。
上传时间: 2016-01-12
上传用户:ljmwh2000
资源简介:介绍了一种基于新型FPGA的高速数字下变频的实现方法 它充分利用数字下变频的优化算法以及FPGA领域的新技术去除由于数据速率过高而造成的各种瓶颈,极大地减少了计算量 和FPGA片内资源的消耗.
上传时间: 2016-01-27
上传用户:z754970244
资源简介:在接收信号的数字化、软化的实现中,数字下变频起着重要的作用。本文首先介绍了数字下 变频的组成结构,然后详细分析了数字下变频的工作原理,描述了在实现数字下变频时,设计方案所 采用的高效滤波器———CIC 滤波器和多相抽取滤波器的结构和原理。最后,用通...
上传时间: 2013-11-29
上传用户:kernaling
资源简介:运用vhdl语言编程,是数字逻辑中的电子钟!各模块及源代码都有,适合电信同学使用!
上传时间: 2016-02-29
上传用户:
资源简介:用CIC 和 FIR Filters设计的数字下变频器,DSP Builder6.1版工程文件
上传时间: 2014-01-11
上传用户:zhangzhenyu
资源简介:采用vhdl语言写了一个函数发生器的程序。内含有各个模块,供大家参考,请多批评!
上传时间: 2017-03-04
上传用户:dancnc
资源简介:数字下变频的Verilog程序,测试可以直接使用,将A/D信号下变频为基带I,Q两路信号
上传时间: 2014-01-19
上传用户:saharawalker
资源简介:简要介绍了数字下变频的设计,通过采用xilinx的ise软件,ipcore的调用实现
上传时间: 2017-09-18
上传用户:朗朗乾坤
资源简介:该文档为基于软件无线电的数字下变频原理和实现讲解文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………
上传时间: 2022-04-12
上传用户:d1997wayne
资源简介:Xilinx公司推出的DSP设计开发工具System Generator是在Matlab环境中进行建模,是DSP高层系统设计与Xilinx FPGA之间实现的“桥梁”。在分析了FPGA传统级设计方法的基础上,提出了基于System Generator的系统级设计新方法,并应用新方法设计验证了一套数字下变...
上传时间: 2013-11-18
上传用户:小草123
资源简介:基于FPGA芯片Stratix II EP2S60F672C4设计了一个适用于宽带数字接收机的带宽可变的数字下变频器(VB-DDC)。该VB-DDC结合传统数字下变频结构与多相滤波结构的优点,实现了对输入中频信号的高效高速处理,同时可以在较大范围内对信号处理带宽灵活配置。硬件调...
上传时间: 2013-11-03
上传用户:23333
资源简介:基于FPGA芯片Stratix II EP2S60F672C4设计了一个适用于宽带数字接收机的带宽可变的数字下变频器(VB-DDC)。该VB-DDC结合传统数字下变频结构与多相滤波结构的优点,实现了对输入中频信号的高效高速处理,同时可以在较大范围内对信号处理带宽灵活配置。硬件调...
上传时间: 2013-10-13
上传用户:haiya2000
资源简介:软件无线电(SDR,Software Defined Radio)由于具备传统无线电技术无可比拟的优越性,已成为业界公认的现代无线电通信技术的发展方向。理想的软件无线电系统强调体系结构的开放性和可编程性,减少灵活性著的硬件电路,把数字化处理(ADC和DAC)尽可能靠近天线,...
上传时间: 2013-06-30
上传用户:huannan88
资源简介:软件无线电(SDR,Software Defined Radio)由于具备传统无线电技术无可比拟的优越性,已成为业界公认的现代无线电通信技术的发展方向。理想的软件无线电系统强调体系结构的开放性和可编程性,减少灵活性著的硬件电路,把数字化处理(ADC和DAC)尽可能靠近天线,...
上传时间: 2013-06-09
上传用户:szchen2006
资源简介:本论文首先描述了数字下变频基本理论和结构,对完成各级数字信号处理所涉及到的CORDIC、CIC、HB、DA、重采样等关键算法做了适当介绍;然后根据这些算法提出了基于FPGA实现的结构并进一步给出了性能分析;并且从数字下变频的系统层次上考虑了各模块彼此间的性能制...
上传时间: 2013-05-25
上传用户:01010101
资源简介:基于FPGA的数字频率计的设计11利用vhdl 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序
上传时间: 2013-11-25
上传用户:ruan2570406
资源简介:基于FPGA的数字频率计的设计11利用vhdl 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序
上传时间: 2013-08-06
上传用户:taozhihua1314
资源简介:数字下变频器的matlab实现,一定的设计指标,可以用来知道vhdl程序设计
上传时间: 2017-01-03
上传用户:TF2015
资源简介:用vhdl语言写的程序包含如下功能:1.键盘扫描2.控制AD转换3.产生PWM信号与51系列CPU接口,接在51地址数据总线上,单片机通过访问地址总线上的数据寄存器来控制CPLD
上传时间: 2013-08-20
上传用户:liuqy
资源简介:用vhdl语言写的VGA核心,是个很好很齐全的核心,有很多功能.
上传时间: 2013-12-27
上传用户:zukfu
资源简介:使用vhdl语言写的fpga的应用程序,使献策内容为等精度频率计
上传时间: 2014-01-01
上传用户:frank1234
资源简介:这是用vhdl语言写的32位分频器的程序,可直接运行,看结果,欢迎使用。多指正,交流。
上传时间: 2015-05-11
上传用户:chenlong
资源简介:用vhdl语言写的时钟程序。采用模块化编程。可在EPM7128芯片上下载。编译环境可用Maxplus或Quartus。
上传时间: 2015-06-16
上传用户:851197153