利用VHDL语言实现8位到32位的双向数据转换
资源简介:利用VHDL语言实现8位到32位的双向数据转换
上传时间: 2014-01-26
上传用户:www240697738
资源简介:介绍了基于Altera 公司的CPLD 芯片FL EX10 K,以及利用VHDL 语言实现多位二进 制码转换成8421BCD 码的原理、设计思路和软件实现。
上传时间: 2016-11-03
上传用户:manking0408
资源简介:利用VHDL语言实现单片简易自动量程数字频率计
上传时间: 2013-12-26
上传用户:GHF
资源简介:利用VHDL语言实现单稳触发电路,稳态时间为系统时钟的整数倍。
上传时间: 2015-06-01
上传用户:wang0123456789
资源简介:在EDA开发软件QuartusII上利用VHDL语言实现DDS信号发生器,芯片是Altera公司的
上传时间: 2015-11-03
上传用户:Breathe0125
资源简介:利用VHDL语言实现FPGA的PWM输出波形,占空比可控
上传时间: 2016-06-16
上传用户:lunshaomo
资源简介:本程序利用VHDL语言实现拔河游戏机的功能
上传时间: 2014-11-27
上传用户:Pzj
资源简介:用VHDL语言实现8-3线编码器,16-4线编码器
上传时间: 2016-10-21
上传用户:阿四AIR
资源简介:此文件主要是利用VHDL语言实现五路呼叫器
上传时间: 2013-12-17
上传用户:Andy123456
资源简介:用VHDL语言实现DDS直接数字频率合成器的设计,采用正弦RAM表,可实现频率可控的正弦数字信号,编译、仿真通过。
上传时间: 2014-01-04
上传用户:虫虫虫虫虫虫
资源简介:VHDL语言实现了IS-95标准中的48阶成型滤波器。工作速率80Mbps。接收发送端均可使用。
上传时间: 2015-11-19
上传用户:大三三
资源简介:利用C语言实现MSP430单片机对TLC5491A/D的数据采集
上传时间: 2014-12-02
上传用户:ggwz258
资源简介:用VHDL语言实现A8255并口扩展芯片的功能
上传时间: 2014-06-08
上传用户:ANRAN
资源简介:此RS232通信协议用VHDL语言实现,基于Altium Designer公司的Protel DXP开发平台。本人是基于Nanaboard开发板编写的程序,其他用户只需要对配置文件进行修改即可用于其他电路板。
上传时间: 2016-09-20
上传用户:王楚楚
资源简介:VHDL语言实现PWM信号,非常方便的使用
上传时间: 2016-10-03
上传用户:ommshaggar
资源简介:ALU算术逻辑单元的简单实现,利用VHDL语言编写,可进行加法,减法,以及位的左右移动,只需一个时钟脉冲
上传时间: 2014-01-05
上传用户:franktu
资源简介:利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。 本设计采用...
上传时间: 2014-01-02
上传用户:LIKE
资源简介:利用VHDL 语言设计出租车计费系统, 使其实现计费以及预置和模拟汽车启动、停止、暂停等功能, 并设计动态扫描电路显示车费数目, 突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点。此程序通过下载到特定芯片后, 可应用于实际的出租车计费系统...
上传时间: 2017-05-22
上传用户:变形金刚
资源简介:利用VHDL语言编写的一个crc功能模块,可下载到FPGA实现功能
上传时间: 2013-09-03
上传用户:王庆才
资源简介:VHDL语言实现的16位快速乘法器
上传时间: 2013-11-30
上传用户:yd19890720
资源简介:实现得失一个交通灯。利用VHDL语言
上传时间: 2015-03-29
上传用户:天诚24
资源简介:该文件可用VHDL语言实现时钟8倍频,运行环境可在maxplus2和ise的仿真软件上
上传时间: 2015-04-28
上传用户:gaome
资源简介:4bit ALU 利用VHDL语言编写的4位ALU 开发环境是在windows下
上传时间: 2015-05-04
上传用户:litianchu
资源简介:16位1024点FFT的VHDL语言实现
上传时间: 2013-11-29
上传用户:凤临西北
资源简介:1024点8位FFT的VHDL语言实现方式,大家可以参考一下。
上传时间: 2015-06-09
上传用户:lijinchuan
资源简介:利用VHDL语言编写的一个crc功能模块,可下载到FPGA实现功能
上传时间: 2015-07-04
上传用户:CSUSheep
资源简介:介绍怎样利用VHDL语言来实现一个多周期的处理器核心
上传时间: 2013-12-20
上传用户:tianyi223
资源简介:本文介绍了两种分频系数为整数或半整数的可控分频器的设计方法。其中之一可以实现50%的奇数分频。利用VHDL语言编程,并用QUARTERS||4.0进行仿真,用 FPGA 芯片实现。 关键词:半整数,可控分频器,VHDL, FPGA
上传时间: 2015-11-27
上传用户:tyler
资源简介:由VHDL 语言实现的D触发器利用的是QUARTUES环境已经得到验证
上传时间: 2014-01-02
上传用户:水中浮云
资源简介:由VHDL 语言实现的数控分频 利用的是QUARTUES环境已经得到验证
上传时间: 2014-01-12
上传用户:teddysha