4046锁相环功率超声电源的频率跟踪电路 值得参考
资源简介:4046锁相环功率超声电源的频率跟踪电路 值得参考
上传时间: 2013-10-08
上传用户:bhqrd30
资源简介:一篇简单易懂的关于数字锁相环概念原理设计的经典文章
上传时间: 2014-01-04
上传用户:hasan2015
资源简介:这样做的目的是要说明的应用提供 电子系统设计师的必要工具 设计和评估锁相环( PLL )的 配置集成电路。
上传时间: 2013-12-24
上传用户:colinal
资源简介:模拟锁相环(apll)的一些simulink模型
上传时间: 2017-08-19
上传用户:dreamboy36
资源简介:一个程控锁相环PLL程序,可以设定频率,步进
上传时间: 2013-12-23
上传用户:稀世之宝039
资源简介:叙述了锁相环的应用及其结构特点, 较详细地介绍了锁相集成电路CD4046的结构特点和应用。
上传时间: 2013-10-27
上传用户:gxm2052
资源简介:锁相环控制,用的IC是AT89C2051,用P1口做控制,不知大家有没兴趣
上传时间: 2016-07-29
上传用户:qoovoop
资源简介:针对高频感应加热电源中用传统的模拟锁相环跟踪频率所存在的问题,提出一种非常适合于高频感应加热的\r\n新型的数字锁相环。使用FPGA 内底层嵌入功能单元中的数字锁相环74HCT297 ,并添加少量的数字电路来实现。最后利\r\n用仿真波形验证该设计的合理性和有效性...
上传时间: 2013-08-22
上传用户:nairui21
资源简介:采用4046实现的10m以下信号的锁相环 电路图。
上传时间: 2013-12-18
上传用户:pkkkkp
资源简介:针对高频感应加热电源中用传统的模拟锁相环跟踪频率所存在的问题,提出一种非常适合于高频感应加热的 新型的数字锁相环。使用FPGA 内底层嵌入功能单元中的数字锁相环74HCT297 ,并添加少量的数字电路来实现。最后利 用仿真波形验证该设计的合理性和有效性。整...
上传时间: 2014-01-11
上传用户:AbuGe
资源简介:小波变换在感应加热电源锁相环中的应用研究
上传时间: 2013-12-19
上传用户:sclyutian
资源简介:超声波换能器由于负载的变化以及外界环境的变化等因素,导致超声波电源的输出频率与谐振频率不匹配,从而使清洗效果不佳。超声波电源是超声清洗机的核心部分,为实现其高效稳定的工作,需要对其工作频率进行自动跟踪控制。为此,本文设计了基于单片机PIC16F88...
上传时间: 2022-06-11
上传用户:jason_vip1
资源简介:锁相环捕捉过程的定性分析 ppt
上传时间: 2013-07-25
上传用户:eeworm
资源简介:锁相环捕捉过程的定性分析 ppt
上传时间: 2013-07-13
上传用户:eeworm
资源简介:专辑类-数字处理及显示技术专辑-106册-9138M 锁相环捕捉过程的定性分析-26页-0.9M-ppt.ppt
上传时间: 2013-04-24
上传用户:461449632
资源简介:现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越...
上传时间: 2013-06-10
上传用户:yd19890720
资源简介:FPGA器件在通信、消费类电子等领域应用越来越广泛,随着FPGA规模的增大、功能的加强对时钟的要求也越来越高。在FPGA中嵌入时钟发生器对解决该问题是一个不错的选择。本论文首先,描述并分析了电荷泵锁相环时钟发生器的体系结构、组成单元及各单元的非理想特性...
上传时间: 2013-04-24
上传用户:变形金刚
资源简介:在过去的十几年间,FPGA取得了惊人的发展:集成度已达到1000万等效门、速度可达到400~500MHz。随着FPGA的集成度不断增大,在高密度FPGA中,芯片上时钟的分布质量就变得越来越重要。时钟延时和时钟相位偏移已成为影响系统性能的重要因素。现在,解决时钟延时...
上传时间: 2013-07-06
上传用户:LouieWu
资源简介:随着现代集成电路技术的发展,锁相环已经成为集成电路设计中非常重要的一个部分,所以对锁相环的研究具有积极的现实意义。然而传统的锁相环大多是数模混合电路,在工艺上与系统芯片中的数字电路存在兼容问题。因此设计一...
上传时间: 2013-06-09
上传用户:mosliu
资源简介:基于FPGA实现的一种新型数字锁相环
上传时间: 2013-08-07
上传用户:2467478207
资源简介:基于FPGA的全数字锁相环设计,内有设计过程和设计思想
上传时间: 2013-08-13
上传用户:fqscfqj
资源简介:关于数字锁相环的一点东西,可以下来看看\r\n
上传时间: 2013-08-26
上传用户:7891
资源简介:为得到性能优良、符合实际工程的锁相环频率合成器,提出了一种以ADI的仿真工具ADIsimPLL为基础,运用ADS(Advanced Design System 2009)软件的快速设计方法。采用此方法设计了频率输出为930~960 MHz的频率合成器。结果表明该频率合成器的锁定时间、相位噪声...
上传时间: 2013-12-16
上传用户:萍水相逢
资源简介:数字三相锁相环中含有大量乘法运算和三角函数运算,占用大量的硬件逻辑资源。为此,提出一种数字三相锁相环的优化实现方案,利用乘法模块复用和CORDIC算法实现三角函数运算,并用Verilog HDL硬件描述语言对优化前后的算法进行了编码实现。仿真和实验结果表明...
上传时间: 2013-11-15
上传用户:yjj631
资源简介:数字三相锁相环中含有大量乘法运算和三角函数运算,占用大量的硬件逻辑资源。为此,提出一种数字三相锁相环的优化实现方案,利用乘法模块复用和CORDIC算法实现三角函数运算,并用Verilog HDL硬件描述语言对优化前后的算法进行了编码实现。仿真和实验结果表明...
上传时间: 2013-10-22
上传用户:emhx1990
资源简介:PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF
上传时间: 2014-06-09
上传用户:daguda
资源简介:用VHDL写的数字锁相环程序 pll.vhd为源文件 pllTB.vhd为testbench
上传时间: 2014-01-20
上传用户:zwei41
资源简介:三洋锁相环IC L72130的收音搜台驱动代码,
上传时间: 2015-04-12
上传用户:comua
资源简介:用verilog语言编写的全数字锁相环的源代码,基于fpga平台
上传时间: 2015-06-13
上传用户:wanqunsheng
资源简介:关于数字锁相环的使用,结合FM,AM的使用来说明
上传时间: 2013-12-29
上传用户:虫虫虫虫虫虫