8086总线操作:8086微处理器与片外存储器或I/O接口进行数据传输时,经BIU执行8086规定的总线操作。
总线周期的组成:8086的基本总线周期为4个时钟周期,每个时钟周期间隔称为一个T状态。
8086的中断系统:8086微处理器可处理256种中断。8086对外部硬件中断请求INTR的响应:
当INTR有一高电平,即有可屏蔽中断请求。若此时IF=1且当前指令执行完,进入中断响应周期,处理过程如下:
INTA#在两个总线周期中分别发出有效信号,第二周期中8086读到中断类型码
保护现场:标志寄存器入栈,清除IF和TF标志位,保护断点(下一条指令地址入栈)。
8086总线请求:在一个系统中,若存在多个可控制总线的主模块时,总线使用权的转移存在着一个请求与响应的过程。