虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

采样方

  • 1、 由于后级采样电子电路将正弦波整形为方波

    1、 由于后级采样电子电路将正弦波整形为方波,因此模拟电路可直接输出频率可调的方波给后级。 2、 三相交流发动机由于发电绕组是120度对称安装,其输出的三相波形为相隔120度的三相正旋波,因此模拟电路必须输出三相相序对应的方波。 3、 三相交流发动机发出的三相交流电压相序隐含着电机的旋转方向,因此输出方波的相序应可调,以适应电机旋转方向的变化。 4、 后级采样电路为脉冲计数方式,为确保计数的准确性,模拟电路应输出占空比为50%的标准方波。

    标签: 后级 采样 电子电路 正弦波

    上传时间: 2014-12-07

    上传用户:youth25

  • 通过计算机MATLAB仿真分析和研究了维纳滤波器的阶数、信号的噪声方差、随机信号的采样点数、经过维纳滤波的均方误差之间的关系

    通过计算机MATLAB仿真分析和研究了维纳滤波器的阶数、信号的噪声方差、随机信号的采样点数、经过维纳滤波的均方误差之间的关系

    标签: MATLAB 计算机 仿真分析 维纳滤波器

    上传时间: 2014-01-02

    上传用户:佳期如梦

  • 基于交互式多模型粒子滤波的相控阵雷达自适应采样

    为有效合理利用雷达资源和解决雷达测量值与运动状态间的非线性关系以及目标状态本身可能出现的非线性,提出了一种基于交互式多模型粒子滤波(IMMPF)的相控阵雷达自适应采样目标跟踪方法。将交互式多模型粒子滤波一步预测值的后验克拉美罗矩阵代替预测协方差矩阵,通过该矩阵的迹与某一门限值比较来更新采样周期以适应目标运动状态的变化。将该方法与基于量测转换的IMM自适应采样算法进行仿真实验,表明了该算法的有效性。

    标签: 交互式 多模型 粒子滤波 相控阵雷达

    上传时间: 2013-10-09

    上传用户:1037540470

  • 用过采样和求均值提高ADC分辨率 很多应用需要使用模/数转换器 ADC 进行测量 这些应用所需要的分辨率取决于信号的动 态范围 必须测量的参数的最小变化和信噪比 SNR 因此 很多系统使用较高

    用过采样和求均值提高ADC分辨率 很多应用需要使用模/数转换器 ADC 进行测量 这些应用所需要的分辨率取决于信号的动 态范围 必须测量的参数的最小变化和信噪比 SNR 因此 很多系统使用较高分辨率的片外ADC 然而也可以通过使用一些技术来达到较高的分辨率和SNR 本应用笔记介绍用过采样和求均值的方 法来提高模数转换的分辨率和SNR 过采样和求均值技术可以在不使用昂贵的片外ADC的情况下提 高测量分辨率 本应用笔记讨论如何使用过采样和求均值的方法来提高模/数转换 ADC 测量的分辨率 另 外 本文最后的附录A B和C分别给出了对ADC噪声的深入分析 最适合过采样技术的ADC噪声 类型和使用过采样和求均值技术的示例代码

    标签: ADC SNR 分辨率 测量

    上传时间: 2016-06-21

    上传用户:hanli8870

  • 光纤陀螺输出误差的allan方差分析

    光纤陀螺输出误差的allan方差分析,使用的matlab仿真软件以及实际陀螺采样的数据进行分析。详细分析了5个误差的大小及其拟合曲线

    标签: allan 光纤陀螺 输出 误差

    上传时间: 2013-12-21

    上传用户:anng

  • 利用FFT分析方波信号的频谱

    利用FFT分析方波信号的频谱,讨论采样点数、采样频率对谱分辨率的影响。对数据叠加白噪声后再次分析实验结果。

    标签: FFT 方波信号 频谱

    上传时间: 2013-12-21

    上传用户:阳光少年2016

  • 使用FFT分析方波信号的频谱

    使用FFT分析方波信号的频谱,讨论采样点数、采样频率对谱分辨率的影响。对数据叠加白噪声后再次分析实验结果。

    标签: FFT 方波信号 频谱

    上传时间: 2013-12-15

    上传用户:dapangxie

  • 阿伦方差的计算

    阿伦方差的计算,并以此画出图形,可以比较不同的采样间隔下的方差。

    标签: 方差 计算

    上传时间: 2017-04-10

    上传用户:tb_6877751

  •  针对Marr边缘检测算法中LOG模板的构造进行了研究。根据实际应用中LOG模板的设计要求,提出了 不等间隔采样和非均匀量化相结合的数字化方法 导出了构造LOG模板的一般公式 给出了调整公式中参数的

     针对Marr边缘检测算法中LOG模板的构造进行了研究。根据实际应用中LOG模板的设计要求,提出了 不等间隔采样和非均匀量化相结合的数字化方法 导出了构造LOG模板的一般公式 给出了调整公式中参数的方 法。实验结果表明,该方法能够满足实际应用的要求。

    标签: LOG Marr 模板 边缘检测

    上传时间: 2014-01-25

    上传用户:wyc199288

  • FPGA采样AD9238数据并通过VGA波形显示例程 Verilog逻辑源码Quartus工程文件+

    FPGA采样AD9238数据并通过VGA波形显示例程 Verilog逻辑源码Quartus工程文件+文档说明,FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。ADC 模块型号为 AN9238,最大采样率 65Mhz,精度为12 位。实验中把 AN9238 的 2 路输入以波形方式在 HDMI 上显示出来,我们可以用更加直观的方式观察波形,是一个数字示波器雏形。module top( input                       clk, input                       rst_n, output                      ad9238_clk_ch0, output                      ad9238_clk_ch1, input[11:0]                 ad9238_data_ch0, input[11:0]                 ad9238_data_ch1, //vga output output                      vga_out_hs, //vga horizontal synchronization output                      vga_out_vs, //vga vertical synchronization output[4:0]                 vga_out_r,  //vga red output[5:0]                 vga_out_g,  //vga green output[4:0]                 vga_out_b   //vga blue);wire                            video_clk;wire                            video_hs;wire                            video_vs;wire                            video_de;wire[7:0]                       video_r;wire[7:0]                       video_g;wire[7:0]                       video_b;wire                            grid_hs;wire                            grid_vs;wire                            grid_de;wire[7:0]                       grid_r;wire[7:0]                       grid_g;wire[7:0]                       grid_b;wire                            wave0_hs;wire                            wave0_vs;wire                            wave0_de;wire[7:0]                       wave0_r;wire[7:0]                       wave0_g;wire[7:0]                       wave0_b;wire                            wave1_hs;wire                            wave1_vs;wire                            wave1_de;wire[7:0]                       wave1_r;wire[7:0]                       wave1_g;wire[7:0]                       wave1_b;wire                            adc_clk;wire                            adc0_buf_wr;wire[10:0]                      adc0_buf_addr;wire[7:0]                       adc0_bu

    标签: fpga ad9238

    上传时间: 2021-10-27

    上传用户:qingfengchizhu