虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

红外收发器

  • HSDL3600半双工通讯红外收发器

    HSDL3600半双工通讯红外收发器,集成一体化红外通讯器件

    标签: HSDL 3600 半双工 通讯

    上传时间: 2014-01-05

    上传用户:zsjzc

  • HSDL3208半双工通讯红外收发器

    HSDL3208半双工通讯红外收发器,集成一体化红外通讯器件

    标签: HSDL 3208 半双工 通讯

    上传时间: 2015-09-29

    上传用户:zhichenglu

  • 红外收发器tfdx4xx及配带控制器toim3232资料

    红外收发器tfdx4xx及配带控制器toim3232资料,pdf 格式。

    标签: tfdx4xx 3232 toim 红外收发器

    上传时间: 2016-01-13

    上传用户:ccclll

  • 使用verilog语言控制CPLD通过红外收发器进行红外通讯

    使用verilog语言控制CPLD通过红外收发器进行红外通讯,其中simple.qpf为发送端的工程文件,recive文件夹中的recive.qpf是接收端工程文件

    标签: verilog CPLD 语言控制 红外收发器

    上传时间: 2016-11-01

    上传用户:gonuiln

  • IA4421-通用ISM频段FSK收发器-38页-2.9M.pdf

    专辑类-超声-红外-激光-无线-通讯相关专辑-183册-1.48G IA4421-通用ISM频段FSK收发器-38页-2.9M.pdf

    标签: 4421 2.9 FSK ISM

    上传时间: 2013-06-09

    上传用户:sn2080395

  • ZLG DP-668 开发板全部程序 BELL 蜂鸣器演示程序 CAN测试程序 CAN双机通信演示程序 EEPROM 24WC02演示程序 LCD 128*64液晶模块演示程序 RED 红外

    ZLG DP-668 开发板全部程序 \BELL\ 蜂鸣器演示程序 \CAN测试程序\ CAN双机通信演示程序 \EEPROM\ 24WC02演示程序 \LCD\ 128*64液晶模块演示程序 \RED\ 红外收发器演示程序 \RS232\ RS232串行接口演示程序 \RTC\ PCF8563时钟芯片演示程序 \TCPIP\ TCPIP通信演示程序(包含PING功能,及TCP,UDP等协议) \串口通讯\ 单片机与PC的RS232连机通讯例程

    标签: CAN 程序 EEPROM BELL

    上传时间: 2014-01-20

    上传用户:wsf950131

  • IA4421 通用ISM频段FSK收发器 38页 2.9M.pdf

    超声,红外,激光,无线,通讯相关专辑 183册 1.48GIA4421 通用ISM频段FSK收发器 38页 2.9M.pdf

    标签:

    上传时间: 2014-05-05

    上传用户:时代将军

  • IA4421 通用ISM频段FSK收发器

    IA4421 通用ISM频段FSK收发器

    标签: 4421 FSK ISM IA

    上传时间: 2013-06-01

    上传用户:eeworm

  • 基于FPGA的通用异步收发器的设计.rar

    通用异步收发器(Universal Asynchronous Receiver Transmitter,UART)是一种能同时支持短距离和长距离数据传输的串行通信接口,被广泛应用于微机和外设之间的数据交换。像8251、NS8250、NS16550等都是常用的UART芯片,但是这些专用的串行接口芯片的缺点是数据传输速率比较慢,难以满足高速率数据传输的场合,而更重要的就是它们都具有不可移植性,因此要利用这些芯片来实现PC机和FPGA芯片之间的通信,势必会增加接口连线的复杂程度以及降低整个系统的稳定性和有效性。 本课题就是针对UART的特点以及FPGA设计具有可移植性的优势,提出了一种基于FPGA芯片的嵌入式UART设计方法,其中主要包括状态机的描述形式以及自顶向下的设计方法,利用硬件描述语言来编制UART的各个子功能模块以及顶层模块,之后将其集成到FPGA芯片的内部,这样不仅能解决传统UART芯片的缺点而且同时也使整个系统变得更加具有紧凑性以及可靠性。 本课题所设计的LIART支持标准的RS-232C传输协议,主要设计有发送模块、接收模块、线路控制与中断仲裁模块、Modem控制模块以及两个独立的数据缓冲区FIFO模块。该模块具有可变的波特率、数据帧长度以及奇偶校验方式,还有多种中断源、中断优先级、较强的抗干扰数据接收能力以及芯片内部自诊断的能力,模块内分开的接收和发送数据缓冲寄存器能实现全双工通信。除此之外最重要的是利用IP模块复用技术设计数据缓冲区FIFO,采用两种可选择的数据缓冲模式。这样既可以应用于高速的数据传输环境,也能适合低速的数据传输场合,因此可以达到资源利用的最大化。 在具体的设计过程中,利用Synplify Pro综合工具、ModelSim仿真工具、ISE集成的软件开发环境中对各个功能模块进行综合优化、仿真验证以及下载实现。各项数据结果表明,本课题中所设计的UART满足预期设计目标。

    标签: FPGA 异步收发器

    上传时间: 2013-08-02

    上传用户:rocketrevenge

  • 采用带有收发器的全系列40-nm FPGA和ASIC实现创新设计

    本文介绍带有收发器的全系列40-nmFPGA和ASIC,发挥前沿技术优势,在前一代创新基础上,解决下一代系统难题。

    标签: FPGA ASIC 40 nm

    上传时间: 2013-07-26

    上传用户:84425894