ALU算术逻辑单元的简单实现,利用VHDL语言编写,可进行加法,减法,以及位的左右移动,只需一个时钟脉冲
上传时间: 2014-01-05
上传用户:franktu
74HC595 走马灯演示程序 SDATA_595 EQU P1.0 串行数据输入 SCLK_595 EQU P1.1 移位时钟脉冲 RCK_595 EQU P1.2 输出锁存器控制脉冲
上传时间: 2013-12-24
上传用户:lili123
利用430做的一个产生时钟脉冲的程序,可以调的!
上传时间: 2014-01-11
上传用户:sxdtlqqjl
此程序可以对时钟脉冲信号进行计数,并且在数码管上计数显示。
上传时间: 2013-12-27
上传用户:cc1015285075
单片机驱动74LS164/74HC164的一个示例 74HC164是串入并出的数据移位模块,在其时钟端(CK)每送入一个时钟 脉冲,则其当前的数据线(DT)状态即被移位至输出端输出,164的数据 在时钟上升沿被锁存,输出由A向H依次移位
上传时间: 2016-07-05
上传用户:英雄
四位计数器 计数器是数字系统中用得较多的基本逻辑器件。它不仅能记录输入时钟脉冲的个数,还可以实现分频、定时、产生节拍脉冲和脉冲序列等。例如,计算机中的时序发生器、分频器、指令计数器等都要使用计数器。
上传时间: 2013-12-22
上传用户:maizezhen
此程序用来测量外部时钟脉冲信号,同时也是一个很好的学习时钟模块程序的例子.
上传时间: 2017-03-24
上传用户:bakdesec
テ?4LS164/74HC164的一个示例 74HC164是串入并出的数据移位模块,在其时钟端(CK)每送入一个时钟 脉冲,则其当前的数据线(DT)状态即被移位至输出端输出,164的数据 在时钟上升沿被锁存,输出由A向H依次移位
上传时间: 2017-06-25
上传用户:924484786
CLK 为其时钟脉冲 M 控制工作模式 CO 为允许带进位移位输入 S 控制移位模式0-3 D[7..0]是移位数据输入 QB[7..0]是移位数据输出 CN是移位数据输出进位
上传时间: 2014-12-21
上传用户:小儒尼尼奥
图是脉冲式充电器电路。图(a)为充电器电路,图(b)为充电器框图,由基准电压、时钟脉冲、充电控制和恒流部分等组成。工作原理简述如下:
上传时间: 2013-04-24
上传用户:zhang469965156