虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

时序控制器

时序控制器主要由电源控制电路、电源变换电路、机械式拨码定时电路、数字式触发器等六个单元电路组成。
  • 基于FPGA的雷达时序控制器设计与实现

    雷达是由许多具有不同功能的分立模块组成作为一个非常复杂的系统,不同模块之间必须按照一定的时序协调工作。雷达时序控制器以触发脉冲的形式,为这些模块提供工作所需的精确时序。现代雷达系统的时序控制主要采用MCU、 ...

    标签: FPGA 雷达 时序 制器设计

    上传时间: 2013-07-05

    上传用户:yhm_all

  • 时序控制器20080713

    时序控制器20080713,适用于时间工作,如模具各阀浇口不同时间的控制,如二 个阀浇口,就需要两只时序控制器(表)。 解敏超 88.8 88.8 1。六位数码管双行显示,四键控制,分别是“触发”,“修改/确定”,“移位”,“设置”。 2。上行是延时时间 3。下行是工作时间 4。延时,工作时间多可以修改保存 5。工作时为继电器输出,并有流水灯指示

    标签: 20080713 时序控制器

    上传时间: 2016-08-26

    上传用户:569342831

  • 时序控制器程序

    时序控制器程序,51汇编,作用:分时接通/断开各路加热板(有24路),防止大电流对电网过冲击。

    标签: 时序控制器 程序

    上传时间: 2016-12-16

    上传用户:qoovoop

  • 基于FPGA的实时视频信号处理平台的设计

    提出一种基于FPGA的实时视频信号处理平台的设计方法,该系统接收低帧率数字YCbCr 视频信号,对接收的视频信号进行格式和彩色空间转换、像素和,利用片外SDRAM存储器作为帧缓存且通过时序控制器进行帧率提高,最后通过VGA控制模块对图像信号进行像素放大并在VGA显示器上实时显示。整个设计使用Verilog HDL语言实现,采用Altera公司的EP2S60F1020C3N芯片作为核心器件并对功能进行了验证。

    标签: FPGA 实时视频 信号处理平台

    上传时间: 2013-11-10

    上传用户:sjb555

  • 基于FPGA的实时视频信号处理平台的设计

    提出一种基于FPGA的实时视频信号处理平台的设计方法,该系统接收低帧率数字YCbCr 视频信号,对接收的视频信号进行格式和彩色空间转换、像素和,利用片外SDRAM存储器作为帧缓存且通过时序控制器进行帧率提高,最后通过VGA控制模块对图像信号进行像素放大并在VGA显示器上实时显示。整个设计使用Verilog HDL语言实现,采用Altera公司的EP2S60F1020C3N芯片作为核心器件并对功能进行了验证。

    标签: FPGA 实时视频 信号处理平台

    上传时间: 2015-01-01

    上传用户:shizhanincc

  • ETY时序电源控制器

    时序电源控制器是本公司生产的具有自动按时间次序开关的电源控制切换设备。当操作员发出电源开的触发控制命令时,控制器将按时间次序顺序打开1至8路电源;当操作员发出电源关的触发控制命令时,控制器将按时间次序顺序关闭8至1路电源,从而实现电源的顺序开关控制。

    标签: ETY 时序电源 控制器

    上传时间: 2014-01-22

    上传用户:wxqman

  • 三层电梯控制器源码及报告和仿真时序图 可以作为课程设计或者毕业设计的参考 绝对管用

    三层电梯控制器源码及报告和仿真时序图 可以作为课程设计或者毕业设计的参考 绝对管用

    标签: 三层电梯 控制器 报告 仿真

    上传时间: 2013-11-26

    上传用户:邶刖

  • 基于Verilog的完整SDRAM控制器时序代码

    基于Verilog的完整SDRAM控制器时序代码

    标签: Verilog SDRAM 控制器 代码

    上传时间: 2017-01-17

    上传用户:exxxds

  • 介绍一种无线收发集成芯片CC1000的电路结构及典型的应用设计;着重说明CC1000与微控制器通信所要求的时序。

    介绍一种无线收发集成芯片CC1000的电路结构及典型的应用设计;着重说明CC1000与微控制器通信所要求的时序。

    标签: 1000 CC 无线收发 典型

    上传时间: 2013-12-30

    上传用户:koulian

  • 基于FPGA的IDE固态硬盘控制器的设计与实现.rar

    固态硬盘是一种以FLASH为存储介质的新型硬盘。由于它不像传统硬盘一样以高速旋转的磁盘为存储介质,不需要浪费大量的寻道时间,因此它有着传统硬盘不可比拟的顺序和随机存储速度。同时由于固态硬盘不存在机械存储结构,因此还具有高抗震性、无工作噪音、可适应恶劣工作环境等优点。随着计算机技术的高速发展,固态硬盘技术已经成为未来存储介质技术发展的必然趋势。 本文以设计固态硬盘控制芯片IDE接口部分为项目背景,通过可编程逻辑器件FPGA,基于ATA协议并使用硬件编程语言verilog,设计了一个位于设备端的IDE控制器。该IDE控制器的主要作用在于解析主机所发送的IDE指令并控制硬盘设备进行相应的状态迁移和指令操作,从而完成硬盘设备端与主机端之间基本的状态通信以及数据通信。论文主要完成了几个方面的内容。第一:论文从固态硬盘的基本结构出发,分析了固态硬盘IDE控制器的功能性需求以及寄存器传输、PIO传输和UDMA传输三种ATA协议主要传输模式所必须遵循的时序要求,并概括了IDE控制器设计的要点和难点;第二:论文设计了IDE控制器的总体功能框架,将IDE控制器从功能上分为寄存器部分、顶层控制模块、异步FIFO模块、PIO控制模块、UDMA控制模块以及CRC校验模块六大子功能模块,并分析了各个子功能模块的基本工作原理和具体功能设计;第三:论文以设计状态机流程和主要控制信号的方式实现了各个具体子功能模块并列举了部分关键代码,同时给出了主要子功能模块的时序仿真图;最后,论文给出了基于PIO传输模式和基于UDMA传输模式的具体指令操作流程实现,并通过SAS逻辑分析仪和QuartusⅡ对IDE控制器进行了功能测试和分析,验证了本论文设计的正确性。

    标签: FPGA IDE 固态硬盘

    上传时间: 2013-07-31

    上传用户:liangrb