ID(IE) SDK V4.7 ID/IE工业相机驱动程序开发包,VB库
上传时间: 2013-12-02
上传用户:小草123
ID(IE) SDK V4.7 ID/IE工业相机驱动程序 Delphi库
上传时间: 2013-12-25
上传用户:zhaiyanzhong
该程序是在爱国者工业相机为硬件基础上开发的相机控制程序,可以实现相机硬件所支持的全部功能。程序还增加了对130万像素以上的支持(官方的例子只支持到130万)。
上传时间: 2014-01-04
上传用户:zhangyigenius
图像捕捉 可以用来捕捉图像的 适用于工业相机
上传时间: 2013-12-23
上传用户:dyctj
该文档为嵌入式工业相机在机器视觉中的应用讲解文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………
上传时间: 2022-02-17
上传用户:kent
该文档为机器视觉系统中常用工业相机的分类总结文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………
标签: 机器视觉
上传时间: 2022-03-14
上传用户:qdxqdxqdxqdx
该文档为机器视觉工业相机选型指导讲解文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………
标签: 机器视觉
上传时间: 2022-03-14
上传用户:jason_vip1
该文档为嵌入式工业相机在机器视觉中的应用总结文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………
上传时间: 2022-03-31
上传用户:默默
机器视觉系统应用日益广泛,工业相机(机器视觉系统的“眼睛”)作为整个系统中处于核心的部件,要求有较高的图像质量和较高的传输速度,然而成本也相应的增加。目前嵌入式机器视觉控制器大都是留有标准数据协议接口。在这样的控制器系统上构建机器视觉系统,需要购买昂贵的标准接口CCD相机,提高了机器视觉系统构建的成本。由此可见,减少相机成本是减少整个机器视觉控制系统成本的一个有效途径.本课题研发了一款适用于嵌入式机器视觉测控一体机的CCD工业相机,相机与控制器之间的接口没有采用标准的工业总线协议,而是设计了一种自定义并口协议,充分的将CCD相机与控制器融合于一体,节约了购买标准接口CCD相机的成本。本课题设计难点是:(1)理解复杂的CCD时序,并配置AD9929以产生CCD驱动时序;(2)实现数据高速捕捉并能够保证图像显示质量。本课题设计主要有两个部分组成:CCD驱动电路的设计和高速CCD图像捕捉.CCD驱动电路采用专用的CCD驱动信号处理芯片AD9929,这样简化了CCD信号模拟前端设计,提高了设计的稳定性。高速CCD数据捕捉的实现采用的是DSP+FPGA架构,有三部分组成:FPGA的模块设计、DSP的PDT方式数据传输和基于DNK的以太网设计。其中,FPGA模块设计主要实现以下功能:(1)作为后续数据传输的缓冲区:(2)作为DSP的外设控制CCD图像数据采集与DSP PDT传输同步.DSP相关设计主要是实现图像数据的存储,与上位机通信以及在上位机上图像显示。测试结果表明,该相机图像清晰度高,传输速快,达到了预期的结果,成功的将CCD相机融入了嵌入式机器视觉测控一体机中.
上传时间: 2022-06-23
上传用户:
随着数码技术的不断发展,数字图像处理的应用领域不断扩大,其实时处理技术成为研究的热点。VLSI技术的迅猛发展为数字图像实时处理技术提供了硬件基础。其中FPGA(现场可编程门阵列)的特点使其非常适用于进行一些基于像素级的图像处理。 传统的图像显示系统必须连接到PC才能观察图像视频,存在着高速实时性、稳定性问题。本设计脱离高清晰工业相机必须与PC连接才可以观看到高清晰图像的束缚,实现系统的小型化。针对130万像素彩色1/2英寸镁光CMOS图像传感器,提出用硬件实现Bayer格式到RGB格式转换的设计方案,完成由黑白图像到高清彩色图像的转换,用SDRAM作缓存,输出标准VGA信号,可直接连接VGA显示器、投影仪等设备进行实时的视频图像观看,与模拟相机740X576分辨率(480线)图像相比,设计图像画质相当于1280X1024分辨率(750线),最高帧率25fps,整个结构应用FPGA作为主控制器,用少量的缓存代替传统的大容量存储,加快了运算速率,减小了电路规模,满足图像实时处理的要求,使展现出来的视频图像得到质的飞跃。可以广泛应用于工业控制和远程监控等领域。 论文研究的重点是采用altera公司EP2C芯片前端驱动CMOS图像传感器,实时采集Bayer图像象素,分析研究CFA图像插值算法,实现了基于FPGA的实时线性插值算法,能够对输入是每像素8bit、分辨率为1280×1204的Bayer模式图像数据进行实时重构,输出彩色RGB图像。由端口FIFO作为数据缓冲,存储一帧图像到高速SDRAM,构建VGA显示控制器,实现对输入是每像素24bit(RGB101010)、分辨率为640×480、帧频25HZ彩色图像进行实时显示。 整个模块结构包括电源模块单元等、CMOS成像单元、FPGA数据处理单元、SDRAM控制单元、VGA显示接口单元。 最后,对系统进行了调试。经实验验证,系统达到了实时性,能正确和可靠的工作。整个设计模块能够满足高帧率和高清晰的实时图像处理,占用系统资源很少,用较少的时间完成了图像数据的转换,提高了效率。
上传时间: 2013-06-08
上传用户:zhengjian