该文档为基于射频捷变频收发器AD9361的软件定义无线电解决方案总结文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………
上传时间: 2022-03-30
上传用户:
该文档为基于射频捷变频收发器AD9361的软件定义无线电解决方案总结文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………
标签: ad9361
上传时间: 2022-05-01
上传用户:
IA4421 通用ISM频段FSK收发器
上传时间: 2013-06-01
上传用户:eeworm
专辑类-超声-红外-激光-无线-通讯相关专辑-183册-1.48G IA4421-通用ISM频段FSK收发器-38页-2.9M.pdf
上传时间: 2013-06-09
上传用户:sn2080395
通用异步收发器(Universal Asynchronous Receiver Transmitter,UART)是一种能同时支持短距离和长距离数据传输的串行通信接口,被广泛应用于微机和外设之间的数据交换。像8251、NS8250、NS16550等都是常用的UART芯片,但是这些专用的串行接口芯片的缺点是数据传输速率比较慢,难以满足高速率数据传输的场合,而更重要的就是它们都具有不可移植性,因此要利用这些芯片来实现PC机和FPGA芯片之间的通信,势必会增加接口连线的复杂程度以及降低整个系统的稳定性和有效性。 本课题就是针对UART的特点以及FPGA设计具有可移植性的优势,提出了一种基于FPGA芯片的嵌入式UART设计方法,其中主要包括状态机的描述形式以及自顶向下的设计方法,利用硬件描述语言来编制UART的各个子功能模块以及顶层模块,之后将其集成到FPGA芯片的内部,这样不仅能解决传统UART芯片的缺点而且同时也使整个系统变得更加具有紧凑性以及可靠性。 本课题所设计的LIART支持标准的RS-232C传输协议,主要设计有发送模块、接收模块、线路控制与中断仲裁模块、Modem控制模块以及两个独立的数据缓冲区FIFO模块。该模块具有可变的波特率、数据帧长度以及奇偶校验方式,还有多种中断源、中断优先级、较强的抗干扰数据接收能力以及芯片内部自诊断的能力,模块内分开的接收和发送数据缓冲寄存器能实现全双工通信。除此之外最重要的是利用IP模块复用技术设计数据缓冲区FIFO,采用两种可选择的数据缓冲模式。这样既可以应用于高速的数据传输环境,也能适合低速的数据传输场合,因此可以达到资源利用的最大化。 在具体的设计过程中,利用Synplify Pro综合工具、ModelSim仿真工具、ISE集成的软件开发环境中对各个功能模块进行综合优化、仿真验证以及下载实现。各项数据结果表明,本课题中所设计的UART满足预期设计目标。
上传时间: 2013-08-02
上传用户:rocketrevenge
本文介绍带有收发器的全系列40-nmFPGA和ASIC,发挥前沿技术优势,在前一代创新基础上,解决下一代系统难题。
上传时间: 2013-07-26
上传用户:84425894
基于FPGA技术的HDLC帧收发器的设计与实现
上传时间: 2013-05-24
上传用户:lindor
TJA1042 高速CAN收发器产品数据手册(中)
上传时间: 2013-06-16
上传用户:debuchangshi
WiFi收发器的电源和地的设计,论坛网友czdo分享的资料,多谢他的分享。
上传时间: 2013-04-24
上传用户:Amygdala
针对应用于信息战的数据链而言,L波段收发前端是其关键部件之一。本文介绍了一种基于DDS的捷变频收发前端的理论分析、设计思路和基本构成。从接收链路、发射链路以及捷变频本振等方面进行分析,并给出仿真结果。该组件具有低噪声、高密度、捷变频等特点。
上传时间: 2013-10-31
上传用户:dgann