虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

yyyy仿真yyyy仿真yyyy仿真yyyyyyyy仿真yyyy仿真yyyy仿真yyyy仿真yyyy仿真yyyy仿真仿真yyyy仿真yyyy仿真

  • 先进pid控制及其matlab仿真.rar

    各种先进PID控制的MATLAB仿真,适合PID初学者熟悉各种PID的控制原理

    标签: matlab pid 控制

    上传时间: 2013-07-26

    上传用户:wl9454

  • SystemView仿真软件的应用

    SystemView仿真软件的应用:利用系统设计、分析和仿真的可视化开发环境—SystemView 软件平台进行通信原理课程教学, 对SystemView 仿真软件进行了简要的介绍.并以2DPS

    标签: SystemView 仿真软件

    上传时间: 2013-06-16

    上传用户:yy541071797

  • 电力电子应用技术的MATLAB仿真.rar

    为了满足电力电子专业对计算机仿真知识的需求,使其掌握当前先进的计算机仿真工具。本书首先介绍MATLAB软件及仿真界面SIMULINK的基础应用知识,详细介绍了电力电子仿真的SIMPOWERSYSTEMS中的各模块库。

    标签: MATLAB 电力电子 应用技术

    上传时间: 2013-04-24

    上传用户:eddy77

  • 仿真器原理图.rar

    TI的dsp仿真器xd510的自制原理图,经测试完全可以使用。使用芯片cy7c68013a,sn74act8990,emp7032,244.

    标签: 仿真器 原理图

    上传时间: 2013-04-24

    上传用户:鱼鱼鱼yu

  • 基于MCS 51单片机的PLC仿真器

    可编程控制器PLC以抗扰性强、可靠性高和编程灵活等特点在工业上得到广泛应用,为了优化PLC系统设计,介绍一种基于MCS.51单片机的PLC仿真器,并给出了硬、软件设计与实现方法。编程设计主要包括监控主

    标签: MCS PLC 51单片机 仿真器

    上传时间: 2013-07-07

    上传用户:yzhl1988

  • AM超外差接收机的仿真

    AM超外差接收机的仿真:1.熟悉System View仿真软件的使用方法。2.掌握AM超外差收音机的工作原理,学习用System View元件库构建一个基本的AM超外差收音机系统。3.

    标签: 超外差接收机 仿真

    上传时间: 2013-07-27

    上传用户:dong

  • MSP430仿真器几套制作资料

    MSP430USB仿真器制作资料+430JTAG简版仿真器+利尔达- 轻松制作MSP430 JTAG Adapter+制作的单面板的MSP430JTAG仿真器 几套430JTAG制作方案,做不好你找我........

    标签: MSP 430 仿真器 制作资料

    上传时间: 2013-07-26

    上传用户:liaofamous

  • 应用EDA 技术仿真电子线路分析

    应用EDA 技术仿真电子线路分析 摘 要 介绍了电子电路仿真软件Elect ronicsWo rkbench 在EDA 中的应用, 给出了仿真实

    标签: EDA 仿真 电子线路

    上传时间: 2013-07-27

    上传用户:变形金刚

  • 多功能EDA仿真/教学实验系统

    多功能EDA仿真/教学实验系统产品简介北京普立华电子科技有限公司研发部提供核心模块-单片机系统核心模块-CPLD核心模块-FP

    标签: EDA 多功能 仿真 教学实验系统

    上传时间: 2013-05-26

    上传用户:rocwangdp

  • 基于FPGA/CPLD实现的FFT算法与仿真分析

    可编程逻辑器件FPGA(现场可编程门阵列)和CPLD(复杂可编程逻辑器件)越来越多的应用于数字信号处理领域,与传统的ASIC(专用集成电路)和DSP(数字信号处理器)相比,基于FPGA和CPLD实现的数字信号处理系统具有更高的实时性和可嵌入性,能够方便地实现系统的集成与功能扩展。 FFT的硬件结构主要包括蝶形处理器、存储单元、地址生成单元与控制单元。本文提出的算法在蝶形处理器内引入流水线结构,提高了FFT的运算速度。同时,流水线寄存器能够寄存蝶形运算中的公共项,这样在设计蝶形处理器时只用到了一个乘法器和两个加法器,降低了硬件电路的复杂度。 为了进一步提高FFT的运算速度,本文在深入研究各种乘法器算法的基础上,为蝶形处理器设计了一个并行乘法器。在实现该乘法器时,本文采用改进的布斯算法,用以减少部分积的个数。同时,使用华莱士树结构和4-2压缩器对部分积并行相加。 本文以32点复数FFT为例进行设计与逻辑综合。通过设计相应的存储单元,地址生成单元和控制单元完成FFT电路。电路的仿真结果与软件计算结果相符,证明了本文所提出的算法的正确性。 另外,本文还对设计结果提出了进一步的改进方案,在乘法器内加入一级流水线寄存器,使FFT的速度能够提高到当前速度的两倍,这在实时性要求较高的场合具有极高的实用价值。

    标签: FPGA CPLD FFT 算法

    上传时间: 2013-07-18

    上传用户:wpt