虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

x-y

  • ADI在线工具简化工程师的设计

      创新、效能、卓越是ADI公司的文化支柱。作为业界公认的全球领先数据转换和信号调理技术领先者,我们除了提供成千上万种产品以外,还开发了全面的设计工具,以便客户在整个设计阶段都能轻松快捷地评估电路。

    标签: ADI 在线工具 工程师

    上传时间: 2013-11-25

    上传用户:kachleen

  • ADI在线工具简化工程师的设计

      创新、效能、卓越是ADI公司的文化支柱。作为业界公认的全球领先数据转换和信号调理技术领先者,我们除了提供成千上万种产品以外,还开发了全面的设计工具,以便客户在整个设计阶段都能轻松快捷地评估电路。

    标签: ADI 在线工具 工程师

    上传时间: 2013-10-18

    上传用户:cxl274287265

  • Xilinx UltraScale:新一代架构满足您的新一代架构需求(EN)

      中文版详情浏览:http://www.elecfans.com/emb/fpga/20130715324029.html   Xilinx UltraScale:The Next-Generation Architecture for Your Next-Generation Architecture    The Xilinx® UltraScale™ architecture delivers unprecedented levels of integration and capability with ASIC-class system- level performance for the most demanding applications.   The UltraScale architecture is the industr y's f irst application of leading-edge ASIC architectural enhancements in an All Programmable architecture that scales from 20 nm planar through 16 nm FinFET technologies and beyond, in addition to scaling from monolithic through 3D ICs. Through analytical co-optimization with the X ilinx V ivado® Design Suite, the UltraScale architecture provides massive routing capacity while intelligently resolving typical bottlenecks in ways never before possible. This design synergy achieves greater than 90% utilization with no performance degradation.   Some of the UltraScale architecture breakthroughs include:   • Strategic placement (virtually anywhere on the die) of ASIC-like system clocks, reducing clock skew by up to 50%    • Latency-producing pipelining is virtually unnecessary in systems with massively parallel bus architecture, increasing system speed and capability   • Potential timing-closure problems and interconnect bottlenecks are eliminated, even in systems requiring 90% or more resource utilization   • 3D IC integration makes it possible to build larger devices one process generation ahead of the current industr y standard    • Greatly increased system performance, including multi-gigabit serial transceivers, I/O, and memor y bandwidth is available within even smaller system power budgets   • Greatly enhanced DSP and packet handling   The Xilinx UltraScale architecture opens up whole new dimensions for designers of ultra-high-capacity solutions.

    标签: UltraScale Xilinx 架构

    上传时间: 2013-11-21

    上传用户:wxqman

  • PADS Layout把非中心对称封装的元件坐标导出所修改的Basic Scr

    有时候,做元件封装的时候,做得不是按中心设置为原点(不提倡这种做法),所以制成之后导出来的坐标图和直接提供给贴片厂的要求相差比较大。比如,以元件的某一个pin 脚作为元件的原点,明显就有问题,直接修改封装的话,PCB又的重新调整。所以想到一个方法:把每个元件所有的管脚的X坐标和Y坐标分别求平均值,就为元件的中心。

    标签: Layout Basic PADS Scr

    上传时间: 2014-01-09

    上传用户:xzt

  • Allegro15.X培训教材

    Allegro15[1].X培训教材

    标签: Allegro 15 培训教材

    上传时间: 2014-01-08

    上传用户:qzhcao

  • XAPP708 -133MHz PCI-X到128MB DDR小型DIMM存储器桥

      The Virtex-4 features, such as the programmable IDELAY and built-in FIFO support, simplifythe bridging of a high-speed, PCI-X core to large amounts of DDR-SDRAM memory. Onechallenge is meeting the PCI-X target initial latency specification. PCI-X Protocol Addendum tothe PCI Local Bus Specification Revision 2.0a ([Ref 6]) dictates that when a target signals adata transfer, "the target must do so within 16 clocks of the assertion of FRAME#." PCItermination transactions, such as Split Response/Complete, are commonly used to meet thelatency specifications. This method adds complexity to the design, as well as additional systemlatency. Another solution is to increase the ratio of the memory frequency to the PCI-X busfrequency. However, this solution increases the required power and clock resource usage.

    标签: PCI-X XAPP DIMM 708

    上传时间: 2013-11-24

    上传用户:18707733937

  • Protel DXP快捷键大全

    enter——选取或启动 esc——放弃或取消 f1——启动在线帮助窗口 tab——启动浮动图件的属性窗口 pgup——放大窗口显示比例 pgdn——缩小窗口显示比例 end——刷新屏幕 del——删除点取的元件(1个) ctrl+del——删除选取的元件(2个或2个以上) x+a——取消所有被选取图件的选取状态 x——将浮动图件左右翻转 y——将浮动图件上下翻转 space——将浮动图件旋转90度 crtl+ins——将选取图件复制到编辑区里 shift+ins——将剪贴板里的图件贴到编辑区里 shift+del——将选取图件剪切放入剪贴板里 alt+backspace——恢复前一次的操作 ctrl+backspace——取消前一次的恢复 crtl+g——跳转到指定的位置 crtl+f——寻找指定的文字  

    标签: Protel DXP 快捷键

    上传时间: 2013-11-01

    上传用户:a296386173

  • 检测技术及仪表的地位与作用

    检测技术及仪表的地位与作用1.1. 1检测仪表的地位与作用一、 检测仪表  检测――对研究对象进行测量和试验,取得定量信息和定性信息的过程。检测仪表――专门用于“测试”或“检测”的仪表。二、 地位与作用:1、 科学研究的手段 诺贝尔物理和化学奖中有1/4是属于测试方法和仪器创新。2、 促进生产的主流环节3、 国民经济的“倍增器”4、 军事上的战斗力5、 现代生活的好帮手6、 信息产业的源头1.1.2 检测技术是仪器仪表的技术基础一、非电量的电测法――把非电量转换为电量来测量  优越性:1)便于扩展测量的幅值范围(量程)      2)便于扩宽的测量的频率范围(频带)      3)便于实现远距离的自动测量            4) 便于与计算机技术相结合, 实现测量的智能化和网络化二、现代检测技术的组成: 电量测量技术、传感器技术非电量电测技术。三、仪器仪表的理论基础和技术基础――实质就是“检测技术”。 “检测技术”+ “应用要求”=仪器仪表 1.2 传感器概述1.2. 1传感器的基本概念一、 传感器的定义国家标准定义――“能感受(或响应)规定的被测量并按照一定规律转换成可用信号输出的器件或装置。”(当今电信号最易于处理和便于传输)  通常定义――“能把外界非电信息转换成电信号输出的器件或装置”或“能把非电量转换成电量的器件或装置”。二、 敏感器的定义――把被测非电量转换为可用非电量的器件或装置1、当 即被测非电量X正是传感器所能接受和转换的非电量(即可用非电量)Z时,可直接用传感器将被测非电量X转换成电量Y。 2、当 即被测非电量X不是传感器所能接受和转换的非电量(即可用非电量)Z时,就需要在传感器前面增加一个敏感器,把被测非电量X转换为该传感器能够接受和转换的非电量(即可用非电量)Z。

    标签: 检测技术 仪表

    上传时间: 2013-10-08

    上传用户:2728460838

  • 支持X/YModem和cis_b+协议的串口通讯程序

    支持X/YModem和cis_b+协议的串口通讯程序

    标签: YModem cis_b 协议 串口通讯

    上传时间: 2014-01-17

    上传用户:qweqweqwe

  • X Windows下的迷宫程序

    X Windows下的迷宫程序

    标签: Windows 迷宫 程序

    上传时间: 2015-01-04

    上传用户:372825274