虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

vhdl滤波

  • 简单的可配置dpll的VHDL代码。 用于时钟恢复后的相位抖动的滤波有很好的效果

    简单的可配置dpll的VHDL代码。 用于时钟恢复后的相位抖动的滤波有很好的效果, 而且可以参数化配置pll的级数。

    标签: dpll VHDL 可配置 代码

    上传时间: 2013-12-14

    上传用户:lwwhust

  • fir ISP design fir VHDL VHDL编程滤波的硬件描述语言实现

    fir ISP design fir VHDL VHDL编程滤波的硬件描述语言实现,包括VHDL语言和verilog语言

    标签: VHDL fir design ISP

    上传时间: 2014-06-20

    上传用户:xfbs821

  • 此源码为线性相位滤波的vhdl源码和设计心得体会

    此源码为线性相位滤波的vhdl源码和设计心得体会,理论分析和工程实践总结相结合,有很大的参考价值

    标签: vhdl 源码 线性 相位

    上传时间: 2014-12-20

    上传用户:youmo81

  • 用vhdl语言实现的中值滤波,硬件需要DE2板

    用vhdl语言实现的中值滤波,硬件需要DE2板

    标签: vhdl DE2 语言 中值滤波

    上传时间: 2016-08-26

    上传用户:youlongjian0

  • 用VHDL语言编程实现2维图像的滤波算法

    用VHDL语言编程实现2维图像的滤波算法,简单精辟

    标签: VHDL 语言 编程实现 图像

    上传时间: 2013-12-02

    上传用户:zl5712176

  • 介绍了IIR 滤波器的FPGA 实现方法,给出了 IIR 数字滤波器的时序控制、延时、补码乘法和累加四个模块的设计方法,并用VHDL和FPGA 器件实现了IIR 数字滤波。

    介绍了IIR 滤波器的FPGA 实现方法,给出了 IIR 数字滤波器的时序控制、延时、补码乘法和累加四个模块的设计方法,并用VHDL和FPGA 器件实现了IIR 数字滤波。

    标签: IIR FPGA VHDL 滤波器

    上传时间: 2013-12-17

    上传用户:ardager

  • 图像处理技术中3*3模板的滤波电路的VHDL实现.

    图像处理技术中3*3模板的滤波电路的VHDL实现.

    标签: VHDL 图像处理技术 模板 滤波电路

    上传时间: 2017-04-12

    上传用户:cc1

  • 用VHDL实现了Matlab中MedFilt1函数3阶中值滤波。进行排序时没有用软件使用的排序法

    用VHDL实现了Matlab中MedFilt1函数3阶中值滤波。进行排序时没有用软件使用的排序法,而是通过简单的比较实现。

    标签: MedFilt1 Matlab VHDL 排序

    上传时间: 2013-12-25

    上传用户:qlpqlq

  • 扩频信号空域抗干扰滤波、码捕获的设计与FPGA实现.rar

    直接序列扩频通信技术,具有抗干扰、保密性强、可实现码分多址通信和高精度测量的优点,其中信号的快速捕获是扩频体制的关键。扩频系统虽然本身具有抗干扰能力,但在强干扰情况下,系统性能将严重恶化,大大影响捕获的精度,甚至无法捕获。因此,在接收机接收到信号以后,在捕获前可以利用自适应天线阵进行抗干扰滤波,增强系统的抗干扰能力。同时,抗干扰滤波可能会对扩频信号的捕获带来一定的影响,对这个问题也需要进行分析。 本文取材于“GPS空域抗干扰接收机”研究课题,以该课题为背景,从扩频信号捕获的角度出发,利用仿真数据,针对自适应天线阵抗干扰滤波和捕获进行Matlab仿真,研究分析不同的抗干扰滤波方案对扩频信号捕获产生的影响,确定FPGA设计方案,在ISE中将设计方案实现为具体的VHDL程序,并通过Modelsim仿真比对,为“GPS空域抗干扰接收机”课题研究中方案的确定提供了技术支撑。

    标签: FPGA 扩频信号 抗干扰

    上传时间: 2013-04-24

    上传用户:diets

  • 基于FPGA的高速采样自适应滤波系统的研究

    自适应滤波器的硬件实现一直是自适应信号处理领域研究的热点。随着电子技术的发展,数字系统功能越来越强大,对器件的响应速度也提出更高的要求。 本文针对用通用DSP 芯片实现的自适应滤波器处理速度低和用HDL语言编写底层代码用FPGA实现的自适应滤波器开发效率低的缺点,提出了一种基于DSP Builder系统建模的设计方法。以随机2FSK信号作为研究对象,首先在matlab上编写了LMS去噪自适应滤波器的点M文件,改变自适应参数,进行了一系列的仿真,对算法迭代步长、滤波器的阶数与收敛速度和滤波精度进行了研究,得出了最佳自适应参数,即迭代步长μ=0.0057,滤波器阶数m=8,为硬件实现提供了参考。 然后,利用最新DSP Builder工具建立了基于LMS算法的8阶2FSK信号去噪自适应滤波器的模型,结合多种EDA工具,在EPFlOKl00EQC208-1器件上设计出了最高数据处理速度为36.63MHz的8阶LMS自适应滤波器,其速度是文献[3]通过编写底层VHDL代码设计的8阶自适应滤波器数据处理速度7倍多,是文献[50]采用DSP通用处理器TMS320C54X设计的8阶自适应滤波器处理速度25倍多,开发效率和器件性能都得到了大大地提高,这种全新的设计理念与设计方法是EDA技术的前沿与发展方向。 最后,采用异步FIFO技术,设计了高速采样自适应滤波系统,完成了对双通道AD器件AD9238与自适应滤波器的高速匹配控制,在QuartusⅡ上进行了仿真,给出了系统硬件实现的原理框图,并将采样滤波控制器与异步FIF0集成到同一芯片上,既能有效降低高频可能引起的干扰又降低了系统的成本。

    标签: FPGA 高速采样 自适应滤波

    上传时间: 2013-06-01

    上传用户:ynwbosss