基于Verilog-HDL的硬件电路的实现 9.1 简单的可编程单脉冲发生器 9.1.1 由系统功能描述时序关系 9.1.2 流程图的设计 9.1.3 系统功能描述 9.1.4 逻辑框图 9.1.5 延时模块的详细描述及仿真 9.1.6 功能模块Verilog-HDL描述的模块化方法 9.1.7 输入检测模块的详细描述及仿真 9.1.8 计数模块的详细描述 9.1.9 可编程单脉冲发生器的系统仿真 9.1.10 可编程单脉冲发生器的硬件实现 9.1.11 关于电路设计中常用的几个有关名词
标签: Verilog-HDL 9.1 功能描述
上传时间: 2015-09-16
上传用户:chfanjiang
基于Verilog-HDL的硬件电路的实现 9.2 具有LCD显示单元的可编程单脉冲发生器 9.2.1 LCD显示单元的工作原理 9.2.2 显示逻辑设计的思路与流程 9.2.3 LCD显示单元的硬件实现 9.2.4 可编程单脉冲数据的BCD码化 9.2.5 task的使用方法 9.2.6 for循环语句的使用方法 9.2.7 二进制数转换BCD码的硬件实现 9.2.8 可编程单脉冲发生器与显示单元的接口 9.2.9 具有LCD显示单元的可编程单脉冲发生器的硬件实现 9.2.10 编译指令-"文件包含"处理的使用方法
标签: Verilog-HDL LCD 9.2 显示单元
上传时间: 2014-06-23
上传用户:xc216
FPGA上的VERILOG语言编程。通过查找表实现直接数字频率合成。在主控部分通过键盘选择正弦波,方波,三角波,斜波,以及四种波形的任意两种的叠加,以及四种波形的叠加;通过控制频率控制字C的大小,以控制输出波形频率,实现1Hz的微调;通过地址变换实现波形相位256级可调;通过DAC0832使波形幅值256级可调;通过FPGA内部RAM实现波形存储回放;并实现了每秒100HZ扫频。
上传时间: 2015-09-27
上传用户:songrui
vhdl to verilog语言的编程设计,很有参考价值。
上传时间: 2015-11-13
上传用户:2467478207
使用Verilog硬件描述语言编程的38译码器,包含测试描述
上传时间: 2014-01-23
上传用户:cc1015285075
利用verilog实现单片机的反向设计。编程环境为modelsim6.0
上传时间: 2016-01-11
上传用户:yzhl1988
这是一个通用可编程接口的Verilog代码,可以设置触发条件,设置为电平方式、边沿方式。可以屏蔽不用的口。
上传时间: 2014-12-07
上传用户:luke5347
Verilog的相关编程知识,希望对大家有帮助
上传时间: 2013-12-21
上传用户:youth25
乒乓球Verilog HDL编程 大家互相学习,参考,进步 乒乓球Verilog HDL编程
上传时间: 2016-05-16
上传用户:康郎
100多例Verilog HDL 经典编程,很适合Verilog初学者,我把它转换成pdf格式。
上传时间: 2014-09-02
上传用户:gxf2016