虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

test-Driven

  • test is test

    test and test;test and test;test and test;test and test;test and test

    标签: test; c; c++

    上传时间: 2015-07-15

    上传用户:qq250305475

  • gp test sol1

    gp test sol1,gp test sol1,gp test sol1,gp test sol1,gp test sol1,gp test sol1,gp test sol1,

    标签: gp test sol1

    上传时间: 2016-03-24

    上传用户:tlololi

  • Test Specification for SUPL V2.0.1

    Test Specification for SUPL 2.0 from OMA

    标签: SUPL

    上传时间: 2016-10-25

    上传用户:fengy

  • test.v

    test uploading, the doc is just describe the behaviour of usa tax reporting form which may out of date already, thanks for viewing

    标签: test

    上传时间: 2017-02-23

    上传用户:hetachy

  • Value+Driven+Product+Planning+and+Systems

    The “bottom-line” metrics of cash flow, demand, price, and return on investment are driven by a second set of financial metrics represented by value to the customer, cost, and the pace of innovation. Get them right relative to competition and impressive bottom-line results should follow. Because of their importance, we call value to the customer, variable cost, and the pace of innovation the “fundamental metrics.” 

    标签: Planning Product Systems Driven Value and

    上传时间: 2020-06-06

    上传用户:shancjb

  • Electronic Design Automation-synthesis,verification and test 电子书PDF下载 971页

    Electronic Design Automation-synthesis,verification and test 电子书PDF下载 971页  国立台湾大学江介宏教授 该书是电子设计自动化,综合,验证和测试的经典书籍之一。

    标签: Automation-synthesis verification Electronic Design test 971 and PDF 电子书 下载

    上传时间: 2022-06-28

    上传用户:ankee

  • PARASOFT.C++TEST.V6.581.PRO

    Parasoft C++test 是经广泛证明的最佳实践集成解决方案,它能有效提高开发团队工作效率和软件质量。C++test支持编码策略增强,静态分析,全面代码走查,单元与组件的 测试,为用户提供一个实用的方法来确保其C/C++代码按预期运行。C++Test 能够在桌面的IDE环境或命令行的批处理下进行回归测试。C++test 和 Parasoft GRS 报告系统相集成,为用户提供基于Web且具备交互和向下钻取能力的报表以供用户查询,并允许团队跟 踪项目状态并监控项目趋势。

    标签: ENGINEER Pro 工程图

    上传时间: 2013-07-10

    上传用户:eeworm

  • 基于JTAG和FPGA的嵌入式SOC验证系统研究与设计.rar

    随着半导体制造技术不断的进步,SOC(System On a Chip)是未来IC产业技术研究关注的重点。由于SOC设计的日趋复杂化,芯片的面积增大,芯片功能复杂程度增大,其设计验证工作也愈加繁琐。复杂ASIC设计功能验证已经成为整个设计中最大的瓶颈。 使用FPGA系统对ASIC设计进行功能验证,就是利用FPGA器件实现用户待验证的IC设计。利用测试向量或通过真实目标系统产生激励,验证和测试芯片的逻辑功能。通过使用FPGA系统,可在ASIC设计的早期,验证芯片设计功能,支持硬件、软件及整个系统的并行开发,并能检查硬件和软件兼容性,同时还可在目标系统中同时测试系统中运行的实际软件。FPGA仿真的突出优点是速度快,能够实时仿真用户设计所需的对各种输入激励。由于一些SOC验证需要处理大量实时数据,而FPGA作为硬件系统,突出优点是速度快,实时性好。可以将SOC软件调试系统的开发和ASIC的开发同时进行。 此设计以ALTERA公司的FPGA为主体来构建验证系统硬件平台,在FPGA中通过加入嵌入式软核处理器NIOS II和定制的JTAG(Joint Test ActionGroup)逻辑来构建与PC的调试验证数据链路,并采用定制的JTAG逻辑产生测试向量,通过JTAG控制SOC目标系统,达到对SOC内部和其他IP(IntellectualProperty)的在线测试与验证。同时,该验证平台还可以支持SOC目标系统后续软件的开发和调试。 本文介绍了芯片验证系统,包括系统的性能、组成、功能以及系统的工作原理;搭建了基于JTAG和FPGA的嵌入式SOC验证系统的硬件平台,提出了验证系统的总体设计方案,重点对验证系统的数据链路的实现进行了阐述;详细研究了嵌入式软核处理器NIOS II系统,并将定制的JTAG逻辑与处理器NIOS II相结合,构建出调试与验证数据链路;根据芯片验证的要求,设计出软核处理器NIOS II系统与PC建立数据链路的软件系统,并完成芯片在线测试与验证。 本课题的整体任务主要是利用FPGA和定制的JTAG扫描链技术,完成对国产某型DSP芯片的验证与测试,研究如何构建一种通用的SOC芯片验证平台,解决SOC验证系统的可重用性和验证数据发送、传输、采集的实时性、准确性、可测性问题。本文在SOC验证系统在芯片验证与测试应用研究领域,有较高的理论和实践研究价值。

    标签: JTAG FPGA SOC

    上传时间: 2013-05-25

    上传用户:ccsp11

  • face-opencv-test

    对图片中的人脸进行检测和标注,是用MATLAB来实现的-pictures of the human face detection and tagging is used to achieve the

    标签: face-opencv-test

    上传时间: 2013-04-24

    上传用户:hxy200501

  • VC_DEMO_GPRS

    这个是GPRS PC端软件,用于GPRS串口模块测试用。-This is a GPRS PC side software for GPRS serial module test.

    标签: VC_DEMO_GPRS

    上传时间: 2013-08-04

    上传用户:lx9076