3gpp release5中对tdd模式的详细描述
上传时间: 2014-08-21
上传用户:Thuan
测试驱动开发(tdd)以测试作为开发过程的中心,它要求在编写任何产品代码之前, 首先编写用于定义产品代码行为的测试,而编写的产品代码又要以使测试通过为目的。 测试驱动开发要求测试可以完全自动化的运行,在对代码进行重构前后必须运行测试。这是一种革命性的开发方法, 能够造就简单、清晰、高质量的代码。
上传时间: 2013-12-23
上传用户:AbuGe
SIEMENS TD-SCDMA White Paper, the Solution for tdd bands. 有助于了解tdd的一些知识
标签: tdd TD-SCDMA Solution SIEMENS
上传时间: 2013-12-06
上传用户:xinzhch
Technical Specification of IMT-2000 CDMA tdd(TD-SCDMA) (by CWTS)(Updated!!!)
标签: Specification Technical TD-SCDMA Updated
上传时间: 2015-12-31
上传用户:zhaoq123
本程序是根据3gpp中tdd协议中的下行导频码的结构构造的导频码捕获的程序,在该程序中针对导频码的结构独创性的提出了加功率窗法的捕获,比普通的方法效率搞 用matlab编的
上传时间: 2013-12-12
上传用户:GavinNeko
WCDMA的一个matlab simulink仿真。对于研究WCDMA tdd一类的朋友有帮助!
上传时间: 2016-10-08
上传用户:杜莹12345
tdd-CDMA Downlink using Joint transmission
标签: transmission tdd-CDMA Downlink Joint
上传时间: 2013-12-09
上传用户:cx111111
这是一本关于tdd的书籍.让读者学会由简到繁解决复杂任务.在编码前先写出自动测试程序.每次实现一个新的构思,通过不断的重构有机地扩展源有的设计院.创建成用于更复杂逻辑的测试.
上传时间: 2013-12-16
上传用户:fxf126@126.com
This book is an outgrowth of the pioneering development work done by InterDigital Com- munication Corporation in 3rd Generation tdd WCDMA Technology. Many engineers and managers were involved in this development, which spanned a wide range of tech- nology areas, including system architecture, radio interface, radio modem design, radio resource management and hardware/software implementation. In addition, tdd WCDMA technology had many direct and indirect contributors across the globe in the context of the development of the 3GPP tdd WCDMA Standard.
上传时间: 2020-06-01
上传用户:shancjb
随着TD—SCDMA技术的不断发展,TD—SCDMA系统产品也逐步成熟并随之完善。产品家族日益丰富,室内型宏基站、室外型宏基站、分布式基站(BBU+RRU)、微基站等系列化基站产品逐步问世,可以满足不同场景的建网需求。而分布式基站(BBU+RRU)越来越多地受到业界的关注和重视。 本文主要从TD—SCDMA频点拉远系统(RRU)和软件无线电技术的发展入手,重点研究TD—SCDMA频点拉远系统的FPGA设计与实现。TD—SCDMA通信系统通过灵活分配不同的上下行时隙,实现业务的不对称性,但是多路数字中频所构成的系统成本高和控制的复杂性,以及tdd双工模式下,系统的峰均比随时隙数增加而增加,对整个频点拉远系统的前端放大器线性输入提出了很高的要求。TD—SCDMA系统使用软件无线电平台,一方面软件算法可以有效保证时隙分配的准确性,保证对前端控制器的开关控制,以及对上下行功率读取计算和子帧的灵活提取,另一方面灵活的DUC/CFR算法可以有效的提高频带利用率和抗干扰能力,有效的控制tdd系统的峰均比,有效降低系统对前端放大器线性输出能力的要求。 本文主要研究软件无线电中DUC和CFR的关键技术以及FPGA实现,DUC主要由3倍FIR内插成型滤波器、2倍插值补偿滤波器以及5级CIC滤波器级联组成;而CFR主要采用类似基带削峰的加窗滤波的中频削峰算法,可以降低相邻信道的溢出,更有效的降低CF值。将DUC/CFR以单片FPGA实现,能很好提高RRU性能,减少其硬件结构,降低成本,降低功耗,增加外部环境的稳定性。
上传时间: 2013-07-20
上传用户:rishian