是数据一次性加载,客户端节点异步展示的WEB脚本树。MzTreeView 1.0 的理论节点数设计上限为十万节点,在节点数三万的情况下页面打开时间小于 3 秒。无限层次无限节点的数的层级组成方式:id parentId。即每个节点除本身的节点id之外还有它的父层节点id,通过这种方式就可以组合成无限层级的树了。
标签: 数据
上传时间: 2013-12-23
上传用户:kr770906
1.发牌绝技:无论谁的新旧扑克,任人随意洗叠,均能控制所要的好牌,并且可以随意发给别人好牌,而自己的更好; 2.认牌绝技:无论谁的新旧扑克,任人随意洗叠,均能快速从背面准确地认出每张牌花色和点数; 3.变牌绝技:可将别人发给自己的牌瞬间变为自己想要的大牌(如2、4、6变为A、A、A); 4.麻将绝技:无论谁的新旧麻将,你只要玩一、两圈,准能认出上下层以及每一家的点数,无论怎样洗叠,都能拿到清一色、一条龙等,并且可以随意变牌(二筒变八万); 5.牌场“老千”揭密,电影电视上演的“赌王”、“赌神”、“千王”等的高超赌技,并非危言耸听,而确有其事。 本秘籍旨在让您知道山外有山,天外有天,让您远离赌博,避免上当受骗,只可用于游戏娱乐,切勿用来赌博。如果您用本秘籍来赌博,尽管您会赢许多钱,但是,我们要提醒您:您违法了,我国法律严禁赌博!!!如果您受到法律制裁,我们也会心存内疚,就象您从我们这里拿了水果刀去杀人一样 注册信息在压缩包里
标签:
上传时间: 2013-12-08
上传用户:邶刖
基于用友开发的报表代码,稍微改动就可以使用,大公司的,非常实用,市价好几万呢。
上传时间: 2016-03-01
上传用户:离殇
1. 通过学习,使大家熟练掌握JAVA的安装,配置及其运行环境。 2. 初步掌握如何连接JAVA和数据库。 3.从网络上采集至10万个数据包分别存入TXT文件和数据库中。 4.完成协议统计、包长统计。 5.实现数据包流量的时间变化(10分钟为单位)直观的统计图。
标签:
上传时间: 2016-03-04
上传用户:rocwangdp
由于传统的基于文件管理的虚拟地形景观漫游系统在数据安全性、多用户操作、网络共享及数据动态更新等方面已不能满足数字城市或数字地球对海量空间数据一体化管理和在线实时应用的要求。介绍了基于Oracle 海量数据库的DEM动态可视化方法,包括金字塔结构的数据组织机制、采用数据分页的动态调度技术、与视点相关的地形简化和基于多线程的渐进描绘技术等。根据全国1∶25 万比例尺DEM数据库的应用实验证明该方法是可行的,并可以推广到影像以及其他模型数据的集成应用。
上传时间: 2014-11-05
上传用户:tfyt
堆排序,不错的测试例子,可以考虑考虑,100万的数据量,很快就可以排完
标签: 排序
上传时间: 2016-03-05
上传用户:彭玖华
实验十一 数/模转换器 一、实验目的 了解数/模转换器的基本原理,掌握DAC0832芯片的使用方法。 二、实验内容 1、实验电路原理如图11-1,DAC0832采用单缓冲方式,具有单双极性输入端(图中的Ua、Ub),利用debug输出命令(Out 290 数据)输出数据 给DAC0832,用万用表测量单极性输出端Ua及双极性输出端Ub的电压,验证数字与电压之间的线性关系。 2、编程产生以下波形(从Ub输出,用示波器观察) (1)正弦波 三、编程提示 1、8位D/A转换器DAC0832的口地址为290H,输入数据与输出电压的关系参考实验指导原理图: 2、产生锯齿波只须将输出到DAC0832的数据由0循环递增。产生正弦波可根据正弦函数建一个下弦数字量表,取值范围为一个周期,表中数 据个数在16个以上。
上传时间: 2013-12-16
上传用户:colinal
一、实验目的 了解数/模转换器的基本原理,掌握DAC0832芯片的使用方法。 二、实验内容 1、实验电路原理如图36,DAC0832采用单缓冲方式,具有单双极性输入端(图中的Ua、Ub),利用debug输出命令(Out 290 数据)输出数据给DAC0832,用万用表测量单极性输出端Ua及双极性输出端Ub的电压,验证数字与电压之间的线性关系。 2、编程产生以下波形(从Ub输出,用示波器观察) (1)锯齿波 三、编程提示 1、8位D/A转换器DAC0832的口地址为290H,输入数据与输出电压的关系为: (UREF表示参考电压,N表示数数据),这里的参考电压为PC机的+5V电源。 2、产生锯齿波只须将输出到DAC0832的数据由0循环递增。
上传时间: 2016-03-12
上传用户:ywqaxiwang
SX-CPLD/FPGA 数字逻辑电路设计实验仪 SX-CPLD/FPGA 数字逻辑电路设计实验仪 产品介绍 1.利用CPLD/FPGA 提供的软硬件开发环境学习最新逻辑IC 设计,以取代TTL/CMOS 复杂的硬件设计。 2.可使用电路绘图法、ABEL 语言、波形图和数字硬件描述语言法(VHDL/AHDL)来开发电路。 3.CPLD/ FPGA 提供引脚可任意设定,故作测试实验时不需要做硬件连接,可节省大量连线焊接时间,快速学习软硬件的运用。 4.CPLD/ FPGA 每一I/O Pin 皆有逻辑状态监视器,以便迅速了解每一引脚状态。 5.清楚标示每一管脚的脚位,易于观察和测量。 6.使用并口在开发系统下直接下载。 7.可在线将CPLD/ FPGA 程序到FLASH ROM,实验仪可独立运行,适合大学生EDA 电子竞赛。 8.可做8051 和CPLD/ FPGA 的组合电路实验。 9.适用于WINDOWS95/98/NT/2000/XP 操作系统。 10.数万门的现场可编程芯片让设计所思即所得。
上传时间: 2016-03-14
上传用户:671145514
分词字典,分词必用,包含更新功能,可更新词库,含21万词和专业词库
标签: 分
上传时间: 2013-12-11
上传用户:banyou