虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

spi协议

  • 用中文,英文介绍SPI通讯协议及对协议的理解和四个信号的逻辑

    用中文,英文介绍SPI通讯协议及对协议的理解和四个信号的逻辑

    标签: SPI 英文 协议 信号

    上传时间: 2017-07-24

    上传用户:PresidentHuang

  • 掌握SPI和I2C总线协议心得

    握SPI和I2C总线协议心得,调试起来果然方便多了

    标签: spi i2c

    上传时间: 2022-02-12

    上传用户:

  • SPI总线协议及SPI的时序图详解

    SPI总线协议及SPI时序图详解                    

    标签: spi 总线协议 SPI

    上传时间: 2022-03-23

    上传用户:trh505

  • SPI-4.2协议详解

    1. 文档概述1.1. 文档目的本文档描述对SPI-4.2 协议的理解,从浅入深地详细讲解规范。1.2. SPI-4.2 简介SPI-4.2 协议的全称为System Packet Interface ,可译为“系统包接口” 。该协议由OIF( Optical Internetwoking Forum )创建,用于规定10Gbps 带宽应用下的物理层( PHY)和链路层( Link )之间的接口标准。SPI-4.2 是一个支持多通道的包或信元传输的接口,主要应用于OC-192 ATM 或PoS 的带宽汇聚、及10G 以太网应用中。1.3. 参考资料1) SPI-4.2 协议的标准文档。2) 中兴公司对SPI-4.2 协议文档的翻译稿。2. SPI-4.2 协议2.1. SPI-4.2 系统参考模型图 1 SPI-4.2 系统参考模型图X:\ 学习笔记\SPI-4.2 协议详解.doc - 1 - 创建时间: 2011-5-27 21:53:00田园风光书屋NB0005 v1.1 SPI-4.2 协议详解SPI-4.2 是一种物理层和链路层之间的支持多通道的数据包传输协议,其系统参考模型如上图所示,从链路层至物理层的数据方向,称为“发送”方向,从物理层至链路层的数据方向,称为“接收”方向。在两个方向上,都存在着流控机制。值得注意的是, SPI-4.2 是一种支持多通道( Port)的传输协议。一个通道,指接收或发送方向上,相互传输数据的一对关联的实体。有很多对关联的实体,即很多个通道,都在同时传输数据,它们可复用SPI 总线。最多可支持256 个通道。例如OC-192 的192 个STS-1 通道,快速以太网中的100 个通道等, 各个通道的数据都可以相互独立地复用在SPI总线上传输。

    标签: SPI-4.2协议

    上传时间: 2022-06-19

    上传用户:

  • SPI总线协议及SPI时序图详解含实例

    SPI总线协议及SPI时序图详解SPI,是英语Serial Peripheral Interface的缩写,顾名思义就是串行外围设备接口。SPl,是一种高速的,全双工,同步的通信总线,并且在芯片的管脚上只占用四根线,节约了芯片的管脚,同时为PCB的布局上节省空间,提供方便,正是出于这种简单易用的特性,现在越来越多的芯片集成了这种通信协议。SPI是一个环形总线结构,由ss(cs)、sck、sdi、sdo构成,其时序其实很简单,主要是在sck的控制下,两个双向移位寄存器进行数据交换。上升沿发送、下降沿接收、高位先发送。上升沿到来的时候,sdo上的电平将被发送到从设备的寄存器中。下降沿到来的时候,sdi上的电平将被接收到主设备的寄存器中。假设主机和从机初始化就绪:并且主机的sbuff=0xaa(10101010),从机的sbuff=0x55(01010101),下面将分步对spi的8个时钟周期的数据情况演示一遍(假设上升沿发送数据)。

    标签: spi总线协议 时序

    上传时间: 2022-06-28

    上传用户:

  • 基于FPGA的小型CPU中通信协议的研究及IPCore的开发.rar

    FPGA作为新一代集成电路的出现,引起了数字电路设计的巨大变革。随着FPGA工艺的不断更新与改善,越来越多的用户与设计公司开始使用FPGA进行系统开发,因此,PFAG的市场需求也越来越高,从而使得FPGA的集成电路板的工艺发展也越来越先进,在如此良性循环下,不久的将来,FPGA可以主领集成电路设计领域。正是由于FPGA有着如此巨大的发展前景与市场吸引力,因此,本文采用FPGA作为电路设计的首选。 @@ 随着FPGA的开发技术日趋简单化、软件化,从面向硬件语言的VHDL、VerilogHDL设计语言,到现在面向对象的System Verilog、SystemC设计语言,硬件设计语言开始向高级语言发展。作为一个软件设计人员,会很容易接受面向对象的语言。现在软件的设计中,算法处理的瓶颈就是速度的问题,如果采用专用的硬件电路,可以解决这个问题,本文在第一章第二节详细介绍了软硬结合的开发优势。另外,在第一章中还介绍了知识产权核心(IP Core)的发展与前景,特别是IP Core中软核的设计与开发,许多FGPA的开发公司开始争夺软核的开发市场。 @@ 数字电路设计中最长遇到的就是通信的问题,而每一种通信方式都有自己的协议规范。在CPU的设计中,由于需要高速的处理速度,因此其内部都是用并行总线进行通信,但是由于集成电路资源的问题,不可能所有的外部设备都要用并行总线进行通信,因此其外部通信就需要进行串行传输。又因为需要连接的外部设备的不同,因此就需要使用不同的串行通信接口。本文主要介绍了小型CPU中常用的三种通信协议,那就是SPI、I2C、UART。除了分别论述了各自的通信原理外,本文还特别介绍了一个小型CPU的内部构造,以及这三个通信协议在CPU中所处的位置。 @@ 在硬件的设计开发中,由于集成电路本身的特殊性,其开发流程也相对的复杂。本文由于篇幅的问题,只对总的开发流程作了简要的介绍,并且将其中最复杂但是又很重要的静态时序分析进行了详细的论述。在通信协议的开发中,需要注意接口的设计、时序的分析、验证环境的搭建等,因此,本文以SPI数据通信协议的设计作为一个开发范例,从协议功能的研究到最后的验证测试,将FPGA 的开发流程与关键技术等以实例的方式进行了详细的论述。在SPI通信协议的开发中,不仅对协议进行了详细的功能分析,而且对架构中的每个模块的设计都进行了详细的论述。@@关键词:FPGA;SPI;I2C;UART;静态时序分析;验证环境

    标签: IPCore FPGA CPU

    上传时间: 2013-04-24

    上传用户:vvbvvb123

  • SPI总线协议.rar

    详细的描述了主控制器与SD卡之间,用SPI总线相互握手及通讯的标准和方法。

    标签: SPI 总线协议

    上传时间: 2013-07-09

    上传用户:hw1688888

  • 用SPI总线实现DSP和MCU之间的高速通信.rar

    简述了SPI总线协议工作时序和配置要求,通过一个成功的实例详细介绍了使用SPI 总线实现DSP与MCU之间的高速通信方法,并参考实例给出了SPI接口的硬件连接、初始化、 以及传输测试程序的编写方法。 关键词:SPI接口;McBSP;总线;高速通信

    标签: SPI DSP MCU

    上传时间: 2013-04-24

    上传用户:jhksyghr

  • FPGA的SPI控制器

    基于FPGA的SPI控制器.doc,包括FPGA实现地源代码和协议的基本介绍\\r\\n

    标签: FPGA SPI 控制器

    上传时间: 2013-08-14

    上传用户:lili123

  • SPI总线协议及时序

    SPI时序教程

    标签: SPI 总线协议 时序

    上传时间: 2014-12-20

    上传用户:inwins