spartan3E microblaze 定时器使用的一个源代码
标签: microblaze spartan3E 定时器 源代码
上传时间: 2017-03-27
上传用户:小眼睛LSL
spartan3E的LCD字符滚动显示源程序 VHDL
上传时间: 2014-01-18
上传用户:edisonfather
随着中国二代导航系统的建设,卫星导航的应用将普及到各个行业,具有自主知识产权的卫星导航接收机的研究与设计是该领域的一个研究热点。在接收机的设计中,对于成熟技术将利用ASIC芯片进行批量生产,该芯片是专用芯片,一旦制造成型不能改变。但是对于正在研究的接收机技术,特别是在需要利用接收机平台进行提高接收机性能研究时,利用FPGA通用可编程门阵列芯片是非常方便的。在FPGA上的研究成果,一旦成熟可以很方便的移植到ASIC芯片,进行批量生产。本课题就是基于FPGA研究GPS并行捕获技术的硬件电路,着重进行了其中一个捕获通道的设计和实现。 GPS信号捕获时间是影响GPS接收机性能的一个关键因素,尤其是在高动态和实时性要求高的应用中或者对弱GPS信号的捕获方面。因此,本文在滑动相关法基础上引出了基于FFT的并行快速捕获方法,采用自顶向下的方法对系统进行总体功能划分和结构设计,并采用自底向上的方法对系统进行功能实现和验证。 本课题以Xilinx公司的spartan3E开发板为硬件开发平台,以ISE9.2i为软件开发平台,采用Verilog HDL编程实现该系统。并利用Nemerix公司的GPS射频芯片NJ1006A设计制作了GPS中频信号产生平台。该平台可实时地输出采样频率为16.367MHz的GPS数字中频信号。 本课题主要是基于采样率变换和FFT实现对GPS C/A码的捕获。该算法利用平均采样的方法,将信号的采样率降低到1.024 MHz,在低采样率下利用成熟的1024点FFT IP核对C/A码进行粗捕,给出GPS信号的码相位(精度大约为1/4码片)和载波的多普勒频率,符合GPS后续跟踪的要求。 同时,由于FFT算法是以资源换取时间的方法来提高GPS捕获速度的,所以在设计时,合理地采用FPGA设计思想与技巧优化系统。基于实用性的要求,详细的给出了基于FFT的GPS并行捕获各个模块的实现原理、实现结构以及仿真结果。并达到降低系统硬件资源,能够快速、高效地实现对GPS C/A码捕获的要求。 本研究是导航研究所承担的国家863课题“利用多径信号提高GNSS接收机性能的新技术研究”中关于接收机信号捕获算法的一部分,对接收机的设计具有一定的参考价值。
上传时间: 2013-07-22
上传用户:user08x
状态机在spartan3E开发板上的应用及源代码
标签: 状态
上传时间: 2013-05-26
上传用户:nunnzhy
fpga
上传时间: 2013-12-19
上传用户:wangrong
fpga
上传时间: 2014-01-15
上传用户:小小小熊
这是我自己写的4人表决器源码,在xilinx spartan3E 上已经调试成功,拿出来与大家分享!
上传时间: 2015-11-09
上传用户:wang0123456789
这是我自己写的两个8位二进制数的乘法程序,在xilinx spartan3E 上已经调试成功,拿出来与大家分享!
上传时间: 2015-11-09
上传用户:alan-ee
这是我自己写的4位并转串ISE代码,在xilinx spartan3E 上已经调试成功,拿出来与大家分享!
上传时间: 2015-11-09
上传用户:zhangyi99104144
这是一个多模式流水灯的工程,并且在Xilinx公司的spartan3E板上的LCD上能够显示出来。
上传时间: 2017-01-19
上传用户:钓鳌牧马