基于spartAN3火龙刀系列FPGA开发板制作的音乐发生器实验例程
上传时间: 2014-01-23
上传用户:古谷仁美
基于spartAN3火龙刀系列FPGA开发板制作的VGA实验例程
上传时间: 2013-11-28
上传用户:问题问题
基于spartAN3火龙刀系列FPGA开发板制作的计算器,利PS2键盘做输入控制,有很好的借鉴价值
上传时间: 2016-08-07
上传用户:luopoguixiong
一个在Xilinx spartAN3实现的时钟,具有时分秒的计时显示以及年月日的显示,很有参考价值
上传时间: 2016-09-05
上传用户:ma1301115706
xilinx公司的spartAN3系列芯片的基本介绍。
上传时间: 2016-09-24
上传用户:love_stanford
xilinx spartAN3 FPGA的最准确权威的配置方法
上传时间: 2013-12-20
上传用户:84425894
xilinx spartAN3各封装引脚信息
上传时间: 2016-12-31
上传用户:vodssv
Raggedstone1 IP core. Raggedstone1 is a low-cost spartAN3 FPGA based PCI development board made by Enterpoint Ltd.
标签: Raggedstone1 development spartAN3 low-cost
上传时间: 2013-12-02
上传用户:lps11188
spartAN3系列fpga opb模式下lcd液晶屏控制代码
上传时间: 2017-04-24
上传用户:lo25643
作为性能优异的纠错编码,Turbo码自诞生以来就一直受到理论界以及工程应用界的关注。TD—SCDMA是我国拥有自主知识产权的3G通信标准,该标准把Turbo码是作为前向纠错体制,但Turbo码的译码算法比较复杂并且需要多次迭代,这造成Turbo码译码延时大,译码速度慢,因此限制了Turbo码的实际应用。因此有必要研究如何将现有的Turbo码译码算法进行简化,加速,使其转化成为适合在硬件上实现的算法,将实验室的理论研究成果转化成为硬件产品。 论文主要的研究内容有以下两点: 其一,提出信道自适应迭代译码方案。在事先设定最大迭代次数的情况下,自适应Turbo码译码算法能够根据信道的变化自动调整迭代次数。 仿真结果表明:该自适应迭代译码方案能够根据信道的变化自动调整迭代次数,在保证译码性能基本上没有损失的情况下,有效减少译码时间,明显提高译码速度。 其二,根据得到的信道自适应迭代译码方案,借助Xilinx公司spartAN3 FPGA硬件平台,使用Verilog硬件描述语言,将用C/C++语言写成的信道自适应迭代译码算法转化成为硬件设计实现,得到硬件电路,并对得到的译码器硬件电路进行测试。 测试结果表明:随着信道的变化,硬件电路的译码速度也随之自动变化,信噪比越高译码速度越快,并且硬件译码器性能(误比特率)与实验仿真基本一致。
上传时间: 2013-05-31
上传用户:huyiming139