Altera公司SoC FPGA产品简介高级信息摘要(英文资料) 图 硬件处理系统
上传时间: 2014-12-28
上传用户:TRIFCT
Prakash Rashinkar has over 15 years experience in system design and verificationof embedded systems for communication satellites, launch vehicles and spacecraftground systems, high-performance computing, switching, multimedia, and wirelessapplications. Prakash graduated with an MSEE from Regional Engineering College,Warangal, in India. He lead the team that was responsible for delivering themethodologies for SOC verification at Cadence Design Systems. Prakash is anactive member of the VSIA Functional Verification DWG. He is currently Architectin the Vertical Markets and Design Environments Group at Cadence.
上传时间: 2014-01-24
上传用户:xinhaoshan2016
随着芯片设计技术的快速发展,基于SoC的开发平台已成为IC设计业界的热点,对SoC应用设计平台需求越来越多,同时对其性能要求也越来越高。因此本文提出了一种基于LEON3的精简的,灵活的,高性能的硬件平台的搭建方案,通过介绍基于32位的开源LEON3处理器,并将其与其他开源处理器比较,讨论了LEON3在开源,配置灵活以及强大的功能等方面的优势,最后通过在LEON3平台运行流水灯程序,验证了平台的可行性,达到预期效果。
上传时间: 2013-11-18
上传用户:gundamwzc
设计和实现了U盘SoC。本系统包括USB CORE和已验证过的CPU核、Nandflash、UDC_Control等模块,模块间通过总线进行通信。其中USB CORE为本文设计的重点,用Verilog HDL语言实现,同时并为此设计搭建了功能完备的Modelsim仿真环境,进行了仿真验证。
上传时间: 2013-11-12
上传用户:lgnf
基于集成电路规模与设计工艺不断发展的现状,SI问题日益突出和严重。系统介绍了SOC设计SI的概念、分类及产生基理,根据电路工程设计经验,重点阐述了在SOC设计SI的设计、优化、分析方法,介绍了利用EDA设计工具在芯片设计过程中对SI进行阻止、优化、分析的流程及方法,并对各种设计优化方法进行了利弊的对比分析,对芯片设计提供了很好的指导,结合EDA工具及合理的设计流程方法能够有效的保证芯片设计的良率和性能。
上传时间: 2013-11-01
上传用户:copu
以SoC软硬件协同设计方法学及验证方法学为指导,系统介绍了以ARM9为核心的AFDX-ES SoC设计过程中,软硬件协同设计和验证平台的构建过程及具体实施。应用实践表明该平台具有良好的实用价值。
上传时间: 2014-12-30
上传用户:huangld
本书介绍了Cygnal集成产品公司的C8051Fxxx高速片上系统(SOC)单片机的硬件结构和工作原理,详细阐述了C8051Fxxx的定时器、可编程计数器阵列(PCA)、串行口、SMBus/I2C接口、SPI总线接口、ADC、DAC、比较器、复位源、振荡器、看门狗定时器、JTAG接口等外设或功能部件的结构和使用方法。
上传时间: 2013-10-26
上传用户:born2007
本文是关于Altera公司SoC FPGA 的用户手册(英文版) 。文中主要介绍了什么是SoC FPGA、SoC FPGA相关知识介绍、为什么要使用SoC FPGA以及SoC FPGA都应用到哪些方面。
上传时间: 2013-11-07
上传用户:dengzb84
Altera公司SoC FPGA产品简介高级信息摘要(英文资料) 图 硬件处理系统
上传时间: 2013-10-16
上传用户:离殇
Prakash Rashinkar has over 15 years experience in system design and verificationof embedded systems for communication satellites, launch vehicles and spacecraftground systems, high-performance computing, switching, multimedia, and wirelessapplications. Prakash graduated with an MSEE from Regional Engineering College,Warangal, in India. He lead the team that was responsible for delivering themethodologies for SOC verification at Cadence Design Systems. Prakash is anactive member of the VSIA Functional Verification DWG. He is currently Architectin the Vertical Markets and Design Environments Group at Cadence.
上传时间: 2013-11-19
上传用户:m62383408