虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

shape文件修复工具

  • 基于FPGA设计的字符VGA LCD显示实验Verilog逻辑源码Quartus工程文件+文档说明

    基于FPGA设计的字符VGA  LCD显示实验Verilog逻辑源码Quartus工程文件+文档说明,通过字符转换工具将字符转换为 8 进制 mif 文件存放到单端口的 ROM IP 核中,再从ROM 中把转换后的数据读取出来显示到 VGA 上,FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。module top( input                       clk, input                       rst_n, //vga output         output                      vga_out_hs, //vga horizontal synchronization          output                      vga_out_vs, //vga vertical synchronization                   output[4:0]                 vga_out_r,  //vga red output[5:0]                 vga_out_g,  //vga green output[4:0]                 vga_out_b   //vga blue );wire                            video_clk;wire                            video_hs;wire                            video_vs;wire                            video_de;wire[7:0]                       video_r;wire[7:0]                       video_g;wire[7:0]                       video_b;wire                            osd_hs;wire                            osd_vs;wire                            osd_de;wire[7:0]                       osd_r;wire[7:0]                       osd_g;wire[7:0]                       osd_b;assign vga_out_hs = osd_hs;assign vga_out_vs = osd_vs;assign vga_out_r  = osd_r[7:3]; //discard low bit dataassign vga_out_g  = osd_g[7:2]; //discard low bit dataassign vga_out_b  = osd_b[7:3]; //discard low bit data//generate video pixel clockvideo_pll video_pll_m0( .inclk0                (clk                        ), .c0                    (video_clk                  ));color_bar color_bar_m0( .clk                   (video_clk                  ), .rst                   (~rst_n                     ), .hs                    (video_hs                   ), .vs                    (video_vs                   ), .de                    (video_de                   ), .rgb_r                 (video_r                    ), .rgb_g                 (video_g                    ), .rgb_b                 (video_b                    ));osd_display  osd_display_m0( .rst_n                 (rst_n                      ), .pclk                  (video_clk                  ), .i_hs                  (video_hs                   ), .i_vs                  (video_vs                   ), .i_de                  (video_de                   ), .i_data                ({video_r,video_g,video_b}  ), .o_hs                  (osd_hs                     ), .o_vs                  (osd_vs                     ), .o_de                  (osd_de                     ), .o_data                ({osd_r,osd_g,osd_b}        ));endmodule

    标签: fpga vga lcd

    上传时间: 2021-12-18

    上传用户:

  • boot与recovery解包工具

    安卓recovery.img与boot.img解包工具,傻瓜式操作。使用时文件改为boot.img才能解

    标签: boot recovery

    上传时间: 2021-12-28

    上传用户:

  • 基于AVR晶体管测试仪(包括原理图 PCB源程序 3D外壳文件等)

    描述:晶体管测试仪是一个很实用的小工具,它可以全自动测量电阻,电容、电感,对于电感和电容,还能测试出等效串联电阻(ESR)。除此之外,它还可以自动识别二极管、BJT、MOSFET等元件,并且测量他们的相关属性。这一切所有的操作都只需要简单的将元件连接到测试座上,甚至不需要区分管脚顺序。测试仪可以自动分辨它们并识别出管脚的顺序。原理图:PCB:

    标签: avr 晶体管测试仪

    上传时间: 2022-01-22

    上传用户:fliang

  • BK3266蓝牙配置工具使用手册

    BK3266蓝牙配置工具使用手册,这是一份BK3266详细应用技术文件,内容全面。

    标签: 蓝牙 bkBK3266

    上传时间: 2022-03-20

    上传用户:1208020161

  • Ethercat_从站协议工具SSC_V5.12

    EtherCAT协议栈工具SSC_v5.12 生成从站通讯数据 EtherCAT从站开发工具,可以快速生成EtherCAT协议栈以及MXL文件

    标签: ethercat

    上传时间: 2022-03-22

    上传用户:XuVshu

  • STC8H STC8G STC8A STC15W STC15F 系列原理图PCB器件封装库文件

    STC8H STC8G STC8A STC15W STC15F 系列原理图PCB器件封装库文件。包含了 STC15 系列和 STC8A、8F、8G、8H 系列 MCU 的电路图符号 库和 pcb 封装库。提供 protel/altium designer、pads/powerpcb 和 orcad capture 格式Protel/Altim designer: 库文件是用 Altium designer 20.1.10 build 176 版制作的,同时另存为 4.0 和 5.0 版 本;用 protel99se 打开 4.0 版本后再另存为 3.0 版本。以便低版本的 altium 软件可以打 开或者导入,如 protel 99se。同样更高版本的 altium designer 请尝试直接打开或者导入。 尽管 3.0 版本的 PCB 库文件已经是用 protel99se 另存为得到的,但是反过来打开 3.0 版本的库还是可能偶尔出错,原因不明。建议直接打开 4.0 版本(protel99 所用的版本) 的库文件。 Pads/powerpcb: 库文件是用 pads 9.5 版制作的,如果使用不同版本的软件,请尝试导入 txt 和 asc 文件。电路图导出的文件是 3.0 格式的 txt 文件;pcb 封装导出的是 powerpcb2005.2 版本 的 asc 文件。其他版本的 pads 软件可以导入 txt(电路图)和 asc(pcb 板图)文件后, 选中全部器件,然后另存为库文件即可。 用 powerpcb5.0 实测可行。 Orcad capture: 用 orcad capture 16.3 版制作的,只提供电路图符号库文件。2020.05.30 Version:1.0 1、修改了 protel/Altium designer 中 DFN8 封装的焊盘为多层的问题,改为 top 层。 2、调整了 protel/Altium designer 的 pcb 封装中心位置,统一为 pin 1。 3、修复了 pads/powerPCB 中 STC15W10x 和 STC15W201Sx 系列电路图符号不能 显示的问题。 4、pads/powerPCB 的电路图和 PCB 库不再提供导出文件*.ld,*.ln 等文件,改为包 含所有符号的电路图文件和所有封装的 PCB 电路板文件,并导出为低版本的 *.txt(电路图)和*.asc(电路板图)文件。以解决不同版本的兼容问题。

    标签: stc8h stc8g stc8a stc15w stc15f

    上传时间: 2022-04-16

    上传用户:d1997wayne

  • 【网盘】电路设计工具软件-PADS9.5完整版软件-1.6GB

    【网盘】电路设计工具软件-PADS9.5完整版软件-1.6GB,由于文件较大,已上传百度网盘,打开连接后保存到自己的百度网盘,然后在网盘客户端下下载。

    标签: PADS

    上传时间: 2022-05-04

    上传用户:

  • stm8封装文件

        该文件是器件官方元件封装的文件,用cadence,打开后缀为bxl的文件。  下载的Ultra Librarian 软件;       Ultra Librarian提供了一个基于云的库,该库中有超过 8 百万种符号、封装,以及带有供货商 ECAD 中性数据输出选择的 3D 模型。该库以业内最大的 ECAD 元器件库为后盾,代表了 400 多家制造商。轻松找到您所需的零件,导出至 22 种不同的 CAD 工具。该库每天更新,为您提供满足 PCB 设计需求的最准确零件。  打开 Ultra Librarian软件,导入bxl后缀文件,选择需要转换的文件类型,最后导出文件。  然后就可以用cadence或者AD打开该库。该文件生成edf和cfg文件。  再用orcad capture cis软件打开,file>import design >edif> open(edf) configation(cfg)然后就可以生成dns工程,就会在目标路径下产生olb和obk文件,是原理图文件,可以用orcad capture cis软件打开。          附加导入Altium Designer:首先,按照所给链接下载ULib文件,解压,并将解压后的文件安装。打开桌面上的Ultra应用程序。打开后弹出一个对话框,选择继续免费使用。然后弹出主程序窗口,在步骤一里面加载我们需要转换的BXL文件。并且在下面选择Altium designer,。选择步骤三的export to selected tools ,并生成一个log.txt文件。用AD打开刚生成的UL_Import.PrjScr文件,。打开工程文件后,并将鼠标光标移动到UL_Import.Pas文件下且选中。点击箭头所指运行按钮。在弹出的对话框UL Import下,选择刚生成的LOG.txt文件。最后点击输出start import按钮,即可把bxl库文件转换为AD封装库文件。生成的库文件。

    标签: stm8 封装 cad

    上传时间: 2022-06-01

    上传用户:xsr1983

  • (网盘)干货-Altium Designer20 高效实用4层PCB视频课程+配套练习文件

    干货-Altium Designer20 高效实用4层PCB视频课程+配套练习文件altium designer20是一款PCB设计软件,主要的功能就是帮助用户设计电路,这款软件的功能还是非常优秀的,可以直接在软件界面新建原理图,通过软件提供的电路设计工具以及相关的电子元件就可以快速设计原理图,您可以在软件设计PCB,可以在软件查看CAM文档,可以新建输出项目,也支持元件查看,也支持脚本文件编辑,支持混合信号仿真等功能软件功能  1、强劲的设计规则驱动  通过设计规则,您可以定义设计要求,这些设计要求共同涵盖设计的各个方面。  2、智能元器件摆放  使用Altium Designer中的直观对齐系统可快速将对象捕捉到与附近对象的边界或焊盘相对齐的位置。 在遵守您的设计规则的同时,将元件推入狭窄的空间。  3、交互式布线  使用Altium Designer的高级布线引擎,在很短的时间内设计出最高质量的PCB布局布线,包括几个强大的布线选项,如环绕,推挤,环抱并推挤,忽略障碍,以及差分对布线。  4、原生3D PCB设计  使用Altium Designer中的高级3D引擎,以原生3D实现清晰可视化并与您的设计进行实时交互。  5、高速设计  利用您首选的存储器拓扑结构,为特定应用快速创建和设计复杂的高速信号类,并轻松优化您的关键信号。

    标签: Altium Designer

    上传时间: 2022-06-04

    上传用户:bluedrops

  • GD32 介绍与 STM32 兼容性汇总

    1.相同点1)外围引脚定义:相同型号的管脚定义相同2)CortexM3内核:STM32F103内核R1P1版本,STM32F205内核R2P1,(图1.2)GD32内核R2P1版本,此内核修复了以前的一些bug3)芯片内部寄存器,外部IP寄存器地址:逻辑地址地址相同,主要是根据STM32的寄存器和物理地址,做的正向研发但是有些默认值不同,需要初始化善4)函数库文件:函数库相同,优化需要更改头文件5)编译工具:完全相同例如:keil MDK、IAR6)型号命名方式:完全相同2.外围硬件区别1)电压范围:GD32F 2.0-3.6VSTM32F:2.6-3.6V(外部电压)GD32F 1.2VSTM32F:1.8V(内核电压)2)BOOT0管脚:Flash 程序运行时,BOOT0在STM32上可悬空,GD32必须外部下拉3)ESD参数:STM32人体模式2KV,空气模式 500V GD32人体模式4KV,空气模式10KV

    标签: GD32 STM32

    上传时间: 2022-07-23

    上传用户: