虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

rs-485

智能仪表随着80年代初单片机技术的成熟而发展起来,世界仪表市场基本被智能仪表所垄断,这归结于企业信息化的需要,而企业在仪表选型时其中的一个必要条件就是要具有联网通信接口。最初是数据模拟信号输出简单过程量,后来仪表接口是RS232接口,这种接口可以实现点对点的通信方式,但这种方式不能实现联网功能,随后出现的RS485解决了这个问题。
  • 端口RS-232工业PC104多串口卡

    PCM-16xx系列工业多串口卡可以应用于传统的RS-232/422/485串行通讯领域,快速扩充PC机标准COM通讯端口的数量。兼容PC/104规范,即插即用;集成4个串行通讯端口;同一PC可安装多达8块同型号卡;RS-232端口最高速率可达921.6Kbps;PCM-16xx系列工业多串口卡提供2~8个RS-232/422/485通讯端口,每个端口的通讯速率可以高达921.64Kbps。多串口卡采用工业级设计,每一个通讯端口都集成防浪涌30KV ESD保护,可选的高速电气隔离保护。同一PC最多可安装8块同一型号的PCM-16xx工业多串口卡。

    标签: 232 104 RS PC

    上传时间: 2013-11-08

    上传用户:zl5712176

  • 计算机通信与rs-232接口实用指南

    计算机通信与rs-232接口实用指南

    标签: 232 rs 计算机通信 接口

    上传时间: 2013-06-13

    上传用户:eeworm

  • 计算机通信与rs-232接口实用指南-549页-11.2M.pdf

    专辑类-数字处理及显示技术专辑-106册-9138M 计算机通信与rs-232接口实用指南-549页-11.2M.pdf

    标签: 11.2 232 549

    上传时间: 2013-07-14

    上传用户:wc412467303

  • 485.rar

    MAX485串口通信的所有资料 485与单片机MAX232连接PC机的远程通信

    标签: 485

    上传时间: 2013-05-27

    上传用户:fzy309228829

  • 485总线通讯方式分析.rar

    485总线通讯方式分析,主要是让大家了解485总线通讯原理

    标签: 485 总线通讯

    上传时间: 2013-06-27

    上传用户:trepb001

  • 485通信仿真源码.rar

    关于485通信的一些资料 和自己写的一个仿真 三机通讯(一个主机,2个从机)

    标签: 485 通信 仿真

    上传时间: 2013-06-18

    上传用户:gzming

  • RS编译码器的设计与FPGA实现

    Reed-Solomon码(简称RS码)是一种具有很强纠正突发和随机错误能力的信道编码方式,在深空通信、移动通信、磁盘阵列以及数字视频广播(DVB)等系统中具有广泛的应用。 本文简要介绍了有限域基本运算的算法和常用的RS编码算法,分析了改进后的Euclid算法和改进后的BM算法,针对改进后的BM算法提出了一种流水线结构的译码器实现方案并改进了该算法的实现结构,在译码器复杂度和译码延时上作了折衷,降低了译码器的复杂度并提高了译码器的最高工作频率。在Xilinx公司的Virtex-Ⅱ系列FPGA上设计实现了RS(255,239)编译码器,证明了该方案的可行性。

    标签: FPGA RS编译码

    上传时间: 2013-06-11

    上传用户:奇奇奔奔

  • RS(255,223)译码器的FPGA实现及其性能测试

      本课题首先研究了常规的RS译码器的算法,确定在关键方程的计算中采用一种新改进的BM算法,然后提出了基于复数基的有限域快速并行乘法器和利用幂指数相减进行除法计算的有限域除法器,通过这些优化方法提高了RS译码器的速度,减少了译码延时和硬件资源使用,最后利用VHDL硬件描述语言在FPGA上实现了流水线处理的RS(255,223)译码器。   本课题实现的RS(255,223)硬件译码器的性能在国内具有领先水平,对我国以后航天项目高速数据传输系统的设计有着很大的意义。 

    标签: FPGA 255 223 译码器

    上传时间: 2013-06-29

    上传用户:gokk

  • IEEE 802.16a RS-CC编译码VLSI算法研究及FPGA实现

      本论文依据IEEE802.16a物理层对RS-CC码的参数要求,研究了RS-CC码的高速编、译码的VLSI硬件算法,同时对FPGA开发技术进行了研究,以VerilogHDL为描述语言,在Xilinx公司的FPGA上实现了高速的RS-CC编、译码器。RS译码器中,错误位置多项式和错误值多项式的求解采用无求逆单元,并具有规则数据流、易于VLSI实现的改进的欧几里德算法(MEA);CC译码器由采用模归一化路径度量的全并行的“加比选(ACS)”模块和具有脉动阵列结构的幸存路径回溯模块组成。  在实现RS-CC译码器的过程中,分别从算法上和根据FPGA的结构特点上,对译码器做了一些优化工作,降低了硬件资源占有率和提高了译码速度。  此外,还搭建了以Xilinx公司40万等效门的FPGASpartan-Ⅲ400-4PQ208为主体,以Cypress公司的USB2.0芯片CY7C68013为高速数据接口的硬件试验平台,并在此试验平台上实现了文中的高速RS-CC编译码系统。

    标签: 802.16 RS-CC IEEE FPGA

    上传时间: 2013-06-03

    上传用户:lx9076

  • 经典485电路图

    经典485电路图,对电路设计有非常好的参考价值

    标签: 485 电路图

    上传时间: 2013-04-24

    上传用户:agent