虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

plusii

  • 介绍了一种采用硬件控制的自动数据采集系统的设计方法

    介绍了一种采用硬件控制的自动数据采集系统的设计方法,包括数字系统自顶向下的设计思路、Verilog HDL对系统硬件的描述和状态机的设计以及MAX+plusii开发软件的仿真。设计结果表明:该采集系统具有很高的实用价值,极大地提高了系统的信号处理能力。

    标签: 硬件 控制 数据采集系统 自动

    上传时间: 2016-07-01

    上传用户:czl10052678

  • 在LP2900工作平台上

    在LP2900工作平台上,利用MAX+plusii开发软件,设计各个模块编程实现基本模型计算机,其中最主要的是CPU的设计。 独立完成运算器的设计,并下载仿真

    标签: 2900 LP

    上传时间: 2014-12-22

    上传用户:15071087253

  • 使用vriloge硬件描述语言设计数字频率计

    使用vriloge硬件描述语言设计数字频率计,其对于高频测量精确,可测范围0—99999999HZ,在MAX+plusii中运行通过并在实验箱上运行通过达到要求

    标签: vriloge 硬件描述语言 数字频率计

    上传时间: 2016-08-29

    上传用户:无聊来刷下

  • 文中介绍了QPSK调制解调的原理

    文中介绍了QPSK调制解调的原理,并基于FPGA实现了QPSK调制解调电路。MAX+plusii环境下的仿真结果表明了该设计的正确性。

    标签: QPSK 调制解调

    上传时间: 2017-08-08

    上传用户:hoperingcong

  • 使用VHDL语言编写的简易数字存储示波器

    使用VHDL语言编写的简易数字存储示波器,用MAX+plusii仿真验证。VHDL编写了采样、存储写、存储读和显示4个模块。采样使用ADC0809,存储器使用6264,显示使用DAC0832。

    标签: VHDL 语言 编写 数字存储示波器

    上传时间: 2014-12-22

    上传用户:李梦晗

  • 一个用VHDL编写的秒表程序

    一个用VHDL编写的秒表程序,可用Max+plusii仿真

    标签: VHDL 编写 程序

    上传时间: 2017-09-07

    上传用户:xiaoxiang

  • 补码运算器

    使用Altera的MAX+plusii设计了一个补码运算器,文档里包含了详细的设计原理及完整电路

    标签: MAX+plusii 补码运算

    上传时间: 2015-02-26

    上传用户:赫尔辛根

  • MAX+plusii 10.230

    Max+plusⅡ是Altera公司提供的FPGA/CPLD开发集成环境,Altera是世界上最大可编程逻辑器件的供应商之一。Max+plusⅡ界面友好,使用便捷,被誉为业界最易用易学的EDA软件。在Max+plusⅡ上可以完成设计输入、元件适配、时序仿真和功能仿真、编程下载整个流程,它提供了一种与结构无关的设计环境,是设计者能方便地进行设计输入、快速处理和器件编程。

    标签: 计算机组成原理

    上传时间: 2013-05-22

    上传用户:eeworm