虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

mhz

  • 实现UXGA解决方案的双通道AD9884A设计准则

    借助AD9884A,利用一种双芯片“乒乓”配置可以实现超过140 mhz的像素时钟速率。双芯片解决方案与交替像素采样解决方案的不同之处在于,前者可以维持全速刷新率。双通道AD9884A设计有多种实现方式。本应用笔记旨在让用户了解在实现这种乒乓配置时需要考虑的因素。相关变量包括布局和路由限制、时钟选择、图形控制要求和最高速率要求等。

    标签: 9884A UXGA 9884 AD

    上传时间: 2013-10-28

    上传用户:448949

  • 一种基于gm_ID方法设计的可变增益放大器

    提出了一种基于gm /ID方法设计的可变增益放大器。设计基于SMIC90nmCMOS工艺模型,可变增益放大器由一个固定增益级、两个可变增益级和一个增益控制器构成。固定增益级对输入信号预放大,以增加VGA最大增益。VGA的增益可变性由两个受增益控制器控制的可变增益级实现。运用gm /ID的综合设计方法,优化了任意工作范围内,基于gm /ID和VGS关系的晶体管设计,实现了低电压低功耗。为得到较宽的增益范围,应用了一种新颖的伪幂指函数。利用Cadence中spectre工具仿真,结果表明,在1.2 V的工作电压下,具有76 dB的增益,控制电压范围超过0.8 V,带宽范围从34 mhz到183.6 mhz,功耗为0.82 mW。

    标签: gm_ID 可变增益放大器

    上传时间: 2013-11-10

    上传用户:笨小孩

  • 基于ADF4111的锁相环频率合成器设计

    为得到性能优良、符合实际工程的锁相环频率合成器,提出了一种以ADI的仿真工具ADIsimPLL为基础,运用ADS(Advanced Design System 2009)软件的快速设计方法。采用此方法设计了频率输出为930~960 mhz的频率合成器。结果表明该频率合成器的锁定时间、相位噪声以及相位裕度等指标均达到了设计目标。

    标签: 4111 ADF 锁相环 频率合成器

    上传时间: 2013-12-16

    上传用户:萍水相逢

  • 基于ADS高效率微波功率放大器设计

    基于ADS软件,选取合适的静态直流工作点,采用负载牵引法得到LDMOS晶体管BLF7G22L130的输出和输入阻抗特性,并通过设计和优化得到最佳的共轭匹配网络,设计出高效率功率放大器。ADS设计仿真表明该功率放大器在中心频率2 160 mhz处的效率达到70%,稳定性好、增益平坦度小等优点。

    标签: ADS 高效率 微波功率 放大器设计

    上传时间: 2013-11-21

    上传用户:王庆才

  • AD9880色彩空间转换器用户指南

    AD9880中的色彩空间转换矩阵(CSC)是一个3 × 3矩阵,可提供矩阵中所有系数下的完全编程能力。每个系数均为12位宽,以保持信号完整性。CSC可在高达150 mhz的速度下运行,在60 Hz速率时支持1080 p。CSC支持“任意至任意”色彩空间,支持RGB、YUV、YCrCb等格式。

    标签: 9880 AD 色彩 空间转换器

    上传时间: 2013-11-16

    上传用户:dragonhaixm

  • 基于第二代电流传输器的积分器设计

    介绍了一种基于低压、宽带、轨对轨、自偏置CMOS第二代电流传输器(CCII)的电流模式积分器电路,能广泛应用于无线通讯、射频等高频模拟电路中。通过采用0.18 μm工艺参数,进行Hspice仿真,结果表明:电流传输器电压跟随的线性范围为-1.04~1.15 V,电流跟随的线性范围为-9.02~6.66 mA,iX/iZ的-3 dB带宽为1.6 GHz。输出信号的幅度以20dB/decade的斜率下降,相位在低于3 mhz的频段上保持在90°。

    标签: 电流传输器 积分器

    上传时间: 2014-06-20

    上传用户:lvchengogo

  • 一种X波段频率合成器的设计方案

      在非相参雷达测试系统中,频率合成技术是其中的关键技术.针对雷达测试系统的要求,介绍了一种用DDS激励PLL的X波段频率合成器的设计方案。文中给出了主要的硬件选择及具体电路设计,通过对该频率合成器的相位噪声和捕获时间的分析,及对样机性能的测试,结果表明该X波段频率合成器带宽为800 mhz、输出相位噪声优于-80 dBc/Hz@10 kHz、频率分辨率达0.1 mhz, 可满足雷达测试系统系统的要求。测试表明,该频率合成器能产生低相噪、高分辨率、高稳定度的X波段信号,具有较好的工程应用价值。

    标签: X波段 频率合成器 设计方案

    上传时间: 2013-10-21

    上传用户:pkkkkp

  • 带有增益提高技术的高速CMOS运算放大器设计

    设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流水线(Pipelined)ADC的运放。设计基于SMIC 0.25 μm CMOS工艺,在Cadence环境下对电路进行Spectre仿真。仿真结果表明,在2.5 V单电源电压下驱动2 pF负载时,运放的直流增益可达到124 dB,单位增益带宽720 mhz,转换速率高达885 V/μs,达到0.1%的稳定精度的建立时间只需4 ns,共模抑制比153 dB。

    标签: CMOS 增益提高 运算 放大器设计

    上传时间: 2014-12-23

    上传用户:jiiszha

  • ISA总线多通道控制电路方案

    该电路集成了16路光耦隔离输入电路和8路继电器输出电路,可在ISA总线的控制下完成数据信号、指令信号和电源信号的输入输出。实际应用结果表明,该多通道控制电路的信号分配传输频率可达6.5 mhz,完全达到设计要求;该电路按国家军用标准设计定型,在测试领域具有广阔的应用前景。

    标签: ISA 总线 多通道 控制电路

    上传时间: 2013-11-24

    上传用户:zhangfx728

  • 一种增益增强型套筒式运算放大器的设计

    设计了一种用于高速ADC中的全差分套筒式运算放大器.从ADC的应用指标出发,确定了设计目标,利用开关电容共模反馈、增益增强等技术实现了一个可用于12 bit精度、100 mhz采样频率的高速流水线(Pipelined)ADC中的运算放大器.基于SMIC 0.13 μm,3.3 V工艺,Spectre仿真结果表明,该运放可以达到105.8 dB的增益,单位增益带宽达到983.6 mhz,而功耗仅为26.2 mW.运放在4 ns的时间内可以达到0.01%的建立精度,满足系统设计要求.

    标签: 增益 增强型 运算放大器

    上传时间: 2013-10-16

    上传用户:563686540