专辑类-EDA仿真相关专辑-56册-2.30G MAX+plusⅡ入门篇-555页-21.1M.pdf
上传时间: 2013-05-30
上传用户:shiny3333
Max+plusⅡ是Altera公司提供的FPGA/CPLD开发集成环境,Altera是世界上最大可编程逻辑器件的供应商之一。Max+plusⅡ界面友好,使用便捷,被誉为业界最易用易学的EDA软件。在Max+plusⅡ上可以完成设计输入、元件适配、时序仿真和功能仿真、编程下载整个流程,它提供了一种与结构无关的设计环境,是设计者能方便地进行设计输入、快速处理和器件编程。
上传时间: 2013-07-31
上传用户:小强mmmm
MAX+PLUS II Advanced Synthsis ALtera的一个免费HDL综合工具,安装后可以直接使用,是MaxplusII的一个插件,用这个插件进行语言综合,比直接使用MaxplusII综合的效果好
标签: Advanced Synthsis 10.230 PLUS
上传时间: 2013-05-27
上传用户:feichengweoayauya
一篇关于7128CPLD的英文介绍,里面包含了44脚到100引脚各个型号的MAX系列cpld
上传时间: 2013-08-07
上传用户:66666
max-plus2设计超级详细的入门教程,全部图解,能让你快速入门!!!!绝对原创!
上传时间: 2013-08-11
上传用户:sevenbestfei
采用Altera公司的FPGA芯片,在MAX+plus II软件平台上实现多路HDLC电路
上传时间: 2013-08-16
上传用户:ommshaggar
CPLD数字电路设计——使用MAX+plusⅡ入门篇.rar 不能错过的书籍
上传时间: 2013-08-22
上传用户:zhtzht
这是一个用MAX+PLUSII开发FPGA(1K30器件)开发的李沙育图形发生器(硬件描述语言部分)。
上传时间: 2013-09-03
上传用户:zhyfjj
74系列 单片机 max 各类常用芯片详细资料.....欢迎收藏!——针对新手
上传时间: 2014-08-29
上传用户:libinxny
针对传统的Max-Log-Map译码算法时效性差、存储空间开销大的特点,本文对传统的Max-Log-Map译码算法进行了改进。改进的算法对前、后向度量使用了蝶形结构图,便于DSP实现;将原始帧均分为多个子块,设计子块间的并行运算以减小系统延迟;子块内采取进一步地优化措施,以减小数据存储量并提高译码速率。在DSP C6416平台上的仿真结果表明了算法的可实现性与可靠性。
标签: Max-Log-Map DSP 译码算法
上传时间: 2013-11-08
上传用户:a296386173