针对传统的Max-log-MAP译码算法时效性差、存储空间开销大的特点,本文对传统的Max-log-MAP译码算法进行了改进。改进的算法对前、后向度量使用了蝶形结构图,便于DSP实现;将原始帧均分为多个子块,设计子块间的并行运算以减小系统延迟;子块内采取进一步地优化措施,以减小数据存储量并提高译码速率。在DSP C6416平台上的仿真结果表明了算法的可实现性与可靠性。
标签: Max-log-MAP DSP 译码算法
上传时间: 2013-11-08
上传用户:a296386173
程序包括Turbo 码的编码与译码算法.Turbo 码译码算法包括log-MAP和SOVA.
上传时间: 2014-01-08
上传用户:lifangyuan12
这是log-MAP或者说是软输出维特比算法的一个实现。
上传时间: 2015-04-18
上传用户:xauthu
基于logmap算法的vhdl的实现。 通信系统的log—map算法数字vhdl的实现
上传时间: 2015-05-18
上传用户:时代电子小智
turbo code log-MAP descdent decode
标签: descdent log-MAP decode turbo
上传时间: 2016-01-13
上传用户:lijianyu172
Max Log MAP decoding
上传时间: 2017-04-12
上传用户:kbnswdifs
max-log-MAP算法的C语言的实现,能计算出所需要的LLR,做出软判决和硬判决。
标签: max-log-MAP C语言 算法
上传时间: 2017-06-10
上传用户:comua
max-log-MAP,DVB-RCS,Turbo,译码,程序
标签: max-log-MAP DVB-RCS Turbo 译码 程序
上传时间: 2018-12-20
上传用户:digitallife_wj
采用 DVB反向链路(DVB-RCS)标准中的双二元Turbo码matlab仿真程序和仿真结果。支持1/2和1/3码率。支持MAP,log-MAP解码算法。
上传时间: 2015-11-19
上传用户:xhz1993
Turbo码是一类并行级联的系统卷积码,它是在综合级联码、最大后验概率(MAP)译码、软输入软输出及迭代译码等理论基础上的一种创新。Turbo码的基本原理是通过对编码器结构的巧妙设计,多个子码通过交织器隔离进行并行级联编码输出,增大了码距。译码器则以类似内燃机引擎废气反复利用的机理进行迭代译码以反复利用有效信息流,从而获得卓越的纠错能力。计算机仿真表明,Turbo码不但在加性高斯噪声信道下性能优越,而且具有很强的抗衰落、抗干扰能力,当交织长度足够长时,其纠错性能接近香农极限。 FPGA(FieldProgrammableGateArray),即现场可编程门阵列,是在PAL、GAL、EPLD等可编程器件的基础上进一步发展的产物。FPGA技术具有大规模、高集成度、高可靠性、设计周期短、投资小、灵活性强等优点,逐步成为复杂数字硬件电路设计的理想选择。 本论文以东南大学移动通信实验室B3G课题组提出的“支持多天线的广义多载波无线传输技术”(MIMO-GMC)为背景,分析了Turbo译码算法,并针对MIMO-GMC系统的迭代接收机中所采用的外信息保留和联合检测译码迭代的特点,完成了采用滑动窗log-MAP算法的软输入、软输出的Turbo译码器的设计。整个译码器模块的设计采用Verilog语言描述,并在VirtexⅡPro系列FPGA芯片上实现。
上传时间: 2013-04-24
上传用户:shanml