FPGA的uart控制器的verilog源程序,在cyclone II EP2C8Q208上调试运行成功
标签: verilog FPGA uart 控制器
上传时间: 2013-08-15
上传用户:qazxsw
本文介绍一种以CPLD[1]为核心、以VHDL[2]为开发工具的时间控制器,该控制器不仅具有时间功能,而且具有定时器功能,能在00:00~23:59之间任意设定开启时间和关闭时间,其设置方便、灵活,广泛应用于路灯、广告灯箱、霓虹灯等处的定时控制。
标签: CPLD VHDL 核心 开发工具
上传时间: 2013-08-16
上传用户:chenjjer
针对嵌入式系统的底层网络接口给出了一种由FPGA实现的以太网控制器的设计方法.该控制器能支持10Mbps和100Mbps的传输速率以及半双工和全双工模式,同时可提供MII接口,可并通过外接以太网物理层(PHY)芯片来实现网络接入\r\n
标签: FPGA 嵌入式系统 以太网控制器 底层
上传时间: 2013-08-18
上传用户:青春给了作业95
FPGA视频控制器设计,FED驱动控制系统的研制与FPGA设计\r\n
标签: FPGA FED 视频 制器设计
上传时间: 2013-08-20
上传用户:阿四AIR
针对主控制板上存储器(SRAM) 存储的数据量小和最高频率低的情况,提出了基于SDR Sdram(同步动态RAM) 作为主存储器的LED 显示系统的研究。在实验中,使用了现场可编程门阵列( FPGA) 来实现各模块的逻辑功能。最终实现了对L ED 显示屏的控制,并且一块主控制板最大限度的控制了256 ×128 个像素点,基于相同条件,比静态内存控制的面积大了一倍,验证了动态内存核[7 ]的实用性。
标签: Sdram SDR RAM LED
上传时间: 2013-08-21
上传用户:sjw920325
基于CPLD的双屏结构液晶控制器的研究与设计作者:黄丽薇.doc
标签: CPLD 液晶控制器
上传时间: 2013-08-22
上传用户:leyesome
FPGA分频 控制4个LED连续闪烁 形成累加的效果
标签: FPGA LED 分频 控制
上传时间: 2013-08-23
上传用户:daguogai
基于FPGA的高分辨率VGA显示控制器的设计
标签: FPGA VGA 高分辨率 显示控制器
上传用户:lizhen9880
上海外滩看到的最大的LED显示屏的内核源代码,主要是完成视频信号的远距离传输的编解码与接口转换
标签: LED 海外 显示屏 内核
上传时间: 2013-08-28
上传用户:LIKE
基于FPGA液晶控制器设计与实现,采用VHDL硬件描述语言。
标签: FPGA VHDL 液晶 制器设计
上传时间: 2013-08-29
上传用户:shen_dafa