ldpc译码器 目前通信系统中很多标准都在采用ldpc码,所以他很重要
上传时间: 2016-09-19
上传用户:xz85592677
模拟cmmb系统中ldpc译码的部分,仿真白高斯噪声信道下的部分
上传时间: 2013-12-04
上传用户:alan-ee
LDPC 译码器 function [vhat]=decode_ldpc(rx_waveform,No,amp,h,scale) [vhat]=decode_ldpc(rx_waveform,No,amp,h,scale)
标签: decode_ldpc rx_waveform vhat function
上传时间: 2014-01-13
上传用户:fxf126@126.com
CMMB中的ldpc译码程序,有工程和具体说明
上传时间: 2017-09-06
上传用户:cainaifa
在ldpc译码时,使用LLR BP算法其校验节点的计算复杂度十分高,而且当LDPC码中有许多的短环时,译码性能也会降低。基于以上的这些问题提出了一个新的混合校验变量过程,通过调整校验节点的处理振幅和变量节点的信息相关性来降低计算复杂度,其仿真过程表明在译码性能和运算复杂度上与LLR BP 算法都有较大的提高。
上传时间: 2014-01-25
上传用户:tecman
LDPC码以其接近Shannon极限的优异性能在编码界引起了轰动,成为研究的热点。随着研究的不断深入和技术的发展,目前,LDPC码已经被多个通信系统定为信道编码方案,并被应用到第二代数字视频广播卫星(DVB—S2)通信系统中。由于LDPC码译码过程中所涉及的数据量庞大,译码时序控制复杂,如何实现LDPC码译码器成为了人们研究的重点。 论文以基于FPGA实现LDPC码译码器为研究目标,主要对译码算法选择、译码数据量化、定点数据表示方式、译码算法关键运算单元的FPGA设计和译码的时序控制进行了深入研究。首先分析了LDPC码的基本译码原理和常用译码算法。然后重点分析了BP算法、Log-BP算法、最小和算法和归一化最小和算法,并对四种译码算法的纠错性能和译码复杂度进行比较论证,选出适合硬件实现的译码方案。结合通信系统,对译码算法进行仿真分析,确定了译码算法的各个参数值和译码量化方案。 在系统仿真分析论证的基础之上,以归一化最小和译码算法为理论方案,利用硬件描述语言编写译码功能模块,并基于FPGA实现了固定译码长度的LDPC码译码器,利用MATLAB和Modelsim分别对译码器进行了功能验证和时序验证,最后模拟通信系统完成了译码器的硬件测试。
上传时间: 2013-04-24
上传用户:1234567890qqq
用于LDPC编码译码的仿真实现。包括随机生成校验矩阵、由校验矩阵产生生成矩阵、编码、加随机噪声、译码等内容。原作者是老外,有部分中文注释。
上传时间: 2014-01-20
上传用户:jcljkh
关于LDPC编/译码的方针平台。能随机产生信源和模拟高斯信道。
上传时间: 2015-05-08
上传用户:hullow
关于LDPC编译码的程序,希望大家喜欢。 其中有具体的编码,解码,调制等模块。
上传时间: 2013-12-24
上传用户:hphh
LDPC码的BP算法译码MATLAB程序
上传时间: 2015-05-29
上传用户:wang0123456789