虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

hpak-7

  • proteus7.7下载、安装、汉化全程说明win7可用

    proteus7.7下载、安装、汉化全程说明win7可用

    标签: proteus win7 7.7

    上传时间: 2013-11-24

    上传用户:604759954

  • 7.4 基于IP CORE的BLOCK RAM设计修改稿

    7.4 基于IP CORE的BLOCK RAM设计修改稿。

    标签: BLOCK CORE 7.4 RAM

    上传时间: 2013-11-07

    上传用户:sammi

  • 7.1VHDL编程风格修改稿

    7.1VHDL编程风格修改稿。

    标签: VHDL 7.1 编程 修改

    上传时间: 2013-10-12

    上传用户:YKLMC

  • xilinx公司的7系列FPGA应用指南

       本文是关于 xilinx公司的7系列FPGA应用指南。 xilinx公司的7系列FPGA包括3个子系列,Artix-7、 Kintex-7和Virtex-7。本资料就是对这3各系列芯片的介绍。    下表是xilinx公司的7系列FPGA芯片容量对比表

    标签: xilinx FPGA 应用指南

    上传时间: 2013-11-01

    上传用户:1234321@q

  • 全新赛灵思(Xilinx)FPGA 7系列芯片精彩剖析

        全新赛灵思(Xilinx)FPGA 7系列芯片精彩剖析:赛灵思的最新7系列FPGA芯片包括3个子系列,Artix-7、 Kintex-7和Virtex-7。在介绍芯片之前,先看看三个子系列芯片的介绍表,如下表1所示:   表1 全新Xilinx FPGA 7系列子系列介绍表   (1) Artix-7 FPGA系列——业界最低功耗和最低成本   通过表1我们不难得出以下结论: 与上一代 FPGA相比,其功耗降低了50%,成本削减了35%,性能提高30%,占用面积缩减了50%,赛灵思FPGA芯片在升级中,功耗和性能平衡得非常好。

    标签: Xilinx FPGA 赛灵思 系列芯片

    上传时间: 2013-12-20

    上传用户:dongbaobao

  • 赛灵思Artix-7 FPGA 数据手册:直流及开关特性

      本文是关于赛灵思Artix-7 FPGA 数据手册:直流及开关特性的详细介绍。   文章中也讨论了以下问题:   1.全新 Artix-7 FPGA 系列有哪些主要功能和特性?   Artix-7 系列提供了业界最低功耗、最低成本的 FPGA,采用了小型封装,配合Virtex 架构增强技术,能满足小型化产品的批量市场需求,这也正是此前 Spartan 系列 FPGA 所针对的市场领域。与 Spartan-6 FPGA 相比,Artix-7 器件的逻辑密度从 20K 到 355K 不等,不但使速度提升 30%,功耗减半,尺寸减小 50%,而且价格也降了 35%。   2.Artix-7 FPGA 系列支持哪些类型的应用和终端市场?   Artix-7 FPGA 系列面向各种低成本、小型化以及低功耗的应用,包括如便携式超声波医疗设备、军用通信系统、高端专业/消费类相机的 DSLR 镜头模块,以及航空视频分配系统等。

    标签: Artix FPGA 赛灵思 数据手册

    上传时间: 2013-11-12

    上传用户:songyue1991

  • 赛灵思如何让7系列FPGA的功耗减半

    赛灵思采用专为 FPGA 定制的芯片制造工艺和创新型统一架构,让 7 系列 FPGA 的功耗较前一代器件降低一半以上。

    标签: FPGA 赛灵思 功耗

    上传时间: 2013-10-10

    上传用户:sklzzy

  • 降低赛灵思28nm 7系列FPGA的功耗

    本白皮书介绍了有关赛灵思 28 nm 7 系列 FPGA 功耗的几个方面,其中包括台积电 28nm高介电层金属闸 (HKMG) 高性能低功耗(28nm HPL 或 28 HPL)工艺的选择。

    标签: FPGA 28 nm 赛灵思

    上传时间: 2013-10-24

    上传用户:wcl168881111111

  • XAPP520将符合2.5V和3.3V I/O标准的7系列FPGA高性能I/O Bank进行连接

    XAPP520将符合2.5V和3.3V I/O标准的7系列FPGA高性能I/O Bank进行连接  The I/Os in Xilinx® 7 series FPGAs are classified as either high range (HR) or high performance (HP) banks. HR I/O banks can be operated from 1.2V to 3.3V, whereas HP I/O banks are optimized for operation between 1.2V and 1.8V. In circumstances that require an HP 1.8V I/O bank to interface with 2.5V or 3.3V logic, a range of options can be deployed. This application note describes methodologies for interfacing 7 series HP I/O banks with 2.5V and 3.3V systems

    标签: XAPP FPGA Bank 520

    上传时间: 2013-11-06

    上传用户:wentianyou

  • WP373-赛灵思推出Virtex-7,Kintex-7,Artix-7三大全新系列FPGA

        赛灵思推出的三款全新产品系列不仅发挥了台积电28nm 高介电层金属闸 (HKMG) 高性能低功耗 (HPL) 工艺技术前所未有的功耗、性能和容量优势,而且还充分利用 FPGA 业界首款统一芯片架构无与伦比的可扩展性,为新一代系统提供了综合而全面的平台基础。目前,随着赛灵思 7 系列 (Virtex®-7、Kintex™-7 和Artix™-7 系列) 的推出,赛灵思将系统功耗、性价比和容量推到了全新的水平,这在很大程度上要归功于台积电 28nm HKMG 工艺出色的性价比优势以及芯片和软件层面上的设计创新。结合业经验证的 EasyPath™成本降低技术,上述新系列产品将为新一代系统设计人员带来无与伦比的价值

    标签: Virtex Kintex Artix FPGA

    上传时间: 2015-01-02

    上传用户:shuizhibai