用VHDL 语言设计交通灯控制系统, 并在MAX+PLUS II 系统对FPGA/ CPLD 芯片进行下载, 由于生成的是集成化的数字电 路, 没有传统设计中的接线问题, 所以故障率低、可靠性高, 而且体积小。体现了EDA 技术在数字电路设计中的优越性。
上传时间: 2013-12-28
上传用户:zhengzg
FPGA/CPLD的实体教程,结合相关开发工具学习。
上传时间: 2014-01-22
上传用户:lanwei
FPGA&CPLD数字电路设计 数字滤波电路 设计
上传时间: 2014-03-07
上传用户:vodssv
使用FPGA/CPLD设置语音AD、DA转换芯片AIC23,FPGA/CPLD系统时钟为24.576MHz 1、AIC系统时钟为12.288MHz,SPI时钟为6.144MHz 2、AIC处于主控模式 3、input bit length 16bit output bit length 16bit MSB first 4、帧同步在96KHz
上传时间: 2013-12-20
上传用户:二驱蚊器
这个文档介绍了目前绝大部分的FPGA/CPLD设计软件,并对每个软件做了简要的介绍。大家在学习前看看,对于设计软件的选择将有极大帮助。
上传时间: 2017-06-01
上传用户:二驱蚊器
ISE7.1i 中文教程 适合xilinx的FPGA/CPLD用户
上传时间: 2013-12-13
上传用户:561596
FPGA/CPLD数字电路设计经验分享,包含许多常见设计问题。
上传时间: 2013-12-24
上传用户:mpquest
MAX+plus II FPGA CPLD开发软件完美无限制破解版
上传时间: 2014-01-07
上传用户:sjyy1001
基于FPGA CPLD设计与实现UART,一听名字就知道,不用再说了吧,
上传时间: 2014-08-09
上传用户:czl10052678
基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序
上传时间: 2013-11-25
上传用户:ruan2570406