虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

flat-fading

  • 一个非常好的移动通信Jakes信道matlab仿真源代码Jakes Rayleigh fading channel

    一个非常好的移动通信Jakes信道matlab仿真源代码Jakes Rayleigh fading channel

    标签: Jakes Rayleigh channel matlab

    上传时间: 2017-08-16

    上传用户:362279997

  • Rayleigh Fading Ampalitude without Phase Fading, The key point for ONES is that, in some modulation

    Rayleigh Fading Ampalitude without Phase Fading, The key point for ONES is that, in some modulation schemes like DPSK the phase error can not destroy the results.

    标签: Fading Ampalitude modulation Rayleigh

    上传时间: 2013-12-23

    上传用户:风之骄子

  • Rayleigh fading channel wireless communication

    Rayleigh fading channel wireless communication

    标签: communication Rayleigh wireless channel

    上传时间: 2014-01-08

    上传用户:阿四AIR

  • Fasm - Flat Assmebler

    Fasm - Flat Assmebler

    标签: Assmebler Fasm Flat

    上传时间: 2014-01-08

    上传用户:稀世之宝039

  • This is the code for Rayleigh fading simulation

    This is the code for Rayleigh fading simulation

    标签: simulation Rayleigh fading This

    上传时间: 2017-09-08

    上传用户:ve3344

  • Jakes model to RAleigh Fading

    Jakes model to RAleigh Fading

    标签: RAleigh Fading Jakes model

    上传时间: 2013-12-15

    上传用户:yuzsu

  • AWGN for MIMO and fading

    AWGN for MIMO and fading

    标签: fading AWGN MIMO for

    上传时间: 2014-09-01

    上传用户:windwolf2000

  • this book is udefull in working with fading channels

    this book is udefull in working with fading channels

    标签: channels udefull working fading

    上传时间: 2017-09-18

    上传用户:yangbo69

  • 图像缩放算法的研究与FPGA设计.rar

    Scaler是平板显示器件(FPD,Flat Panel Display)中的重要组成部分,它将输入源图像信号转换成与显示屏固定分辨率一致的信号,并控制其显示在显示屏上。本文在研究图像缩放算法和scaler在FPD中工作过程的基础上,采用自上而下(Top-down)的设计方法,给出了scaler的设计及FPGA验证。该scaler支持不同分辨率图像的缩放,且缩放模式可调,也可以以IP core的形式应用于相关图像处理芯片中。 图像缩放内核是scaler的核心部分,它是scaler中的主要运算单元,完成图像缩放的基本功能,它所采用的核心算法以及所使用的结构设计决定着缩放性能的优劣,也是控制芯片成本的关键。因此,本文从缩放内核的结构入手,对scaler的总体结构进行了设计;通过对图像缩放中常用算法的深入研究提出了一种新的优化算法——矩形窗缩放算法,并对其计算进行分析和简化,降低了计算的复杂度。FPGA设计中,采用列缩放与行缩放分开处理的结构,使用双口RAM作为两次缩放间的数据缓冲区。使用这种结构的优势在于:行列缩放可以同时进行,数据处理的可靠性高、速度快:内核结构简单明了,数据缓冲区大小合适,便于设计。此外,本文还介绍了其他辅助模块的设计,包括DVI接口信号处理模块、缩放参数计算与控制模块以及输出信号检测与时序滤波模块。 本设计使用Verilog HDL对各模块进行了RTL级描述,并使用Quartus II7.2进行了逻辑仿真,最后使用Altera公司的FPGA芯片来进行验证。通过逻辑验证和系统仿真,证明该scaler的设计达到了预期的目标。对于不同分辨率的图像,均可以在显示屏上得到稳定的显示。

    标签: FPGA 图像 法的研究

    上传时间: 2013-05-30

    上传用户:xiaowei314

  • 表面贴装设计和焊盘图形标准通用要求

    IPC-7351不只是一个强调新的元件系列更新的焊盘图形的标准,如方型扁平无引线封装QFN (Quad Flat No-Lead)和小外型无引线封装SON (Small Outline No-Lead);还是一个反映焊盘图形方面的研发、分类和定义——这些建立新的工业CAD数据库的关键元素——的全新变化的标准。

    标签: 表面贴装 焊盘 图形 标准

    上传时间: 2013-05-27

    上传用户:mdrd3080