在 过去的五年间,汽车产业在驾驶员辅助 (DA)系统方面取得了显著进步。在切实丰富驾驶体验的同时,为驾驶员提供了宝贵的周边路况信息。本白皮书着眼于如何运用 FPGA 迅速将最新驾驶员辅助创新技术推向市场。
上传时间: 2014-01-25
上传用户:paladin
高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的fgpa 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。结果表明,采用Xilinx Virtex24 的ISERDES 设计的多路串并转换器可以实现800 Mbit/ s 输入信号的串并转换,并且减少了设计复杂度,缩短了开发周期,能满足设计要求。关键词:串并转换;现场可编程逻辑阵列;Xilinx ; ISERDES
上传时间: 2013-11-03
上传用户:王小奇
在 过去的五年间,汽车产业在驾驶员辅助 (DA)系统方面取得了显著进步。在切实丰富驾驶体验的同时,为驾驶员提供了宝贵的周边路况信息。本白皮书着眼于如何运用 FPGA 迅速将最新驾驶员辅助创新技术推向市场。
上传时间: 2015-01-02
上传用户:zxh122
高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的fgpa 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。结果表明,采用Xilinx Virtex24 的ISERDES 设计的多路串并转换器可以实现800 Mbit/ s 输入信号的串并转换,并且减少了设计复杂度,缩短了开发周期,能满足设计要求。关键词:串并转换;现场可编程逻辑阵列;Xilinx ; ISERDES
上传时间: 2013-11-17
上传用户:hxy200501
YUV转RGB的源程序,使用到了硬件加速器,可利用fgpa的乘法器加速处理速度。
上传时间: 2014-11-26
上传用户:chenjjer
开发环境是QUARTUSI,ISE等FPGA开发工具,本问主要描述fgpa开发过程中需要注意的时序
上传时间: 2016-02-13
上传用户:康郎
fgpa设计教程经典 XILINX设计教程
标签: cn_XILINX eetop 14.5 ISE 设计教程
上传时间: 2017-04-26
上传用户:lijian0714
经典fgpa学习书籍 Xilinx FPGA设计权威指南 Vivado集成设计环境全书共分8章,内容包括: Vivado设计导论、Vivado工程模式和非工程模式设计流程、Vivado调试流程、基于IP的嵌入式系统设计流程、Vivado HLS设计流程、System Generator设计流程、Vivado部分可重配置设计流程和Vivado高级设计技术。本书参考了Xilinx公司提供的Vivado最新设计资料,理论与应用并重,将Xilinx公司最新的设计方法贯穿在具体的设计实现中。本书可作为使用Xilinx Vivado集成开发环境进行FPGA设计的工程技术人员的参考用书,也可作为电子信息类专业高年级本科生和研究生的教学用书,同时也可作为Xilinx公司的培训教材。 本书全面系统地介绍了Xilinx新一代集成开发环境Vivado的设计方法、设计流程和具体实现。
上传时间: 2022-06-10
上传用户: