虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

dsp 28335

  • 基于DSP的声反馈抑制系统的研究与实现

    提出了一种基于TI公司TMS320C6713 DSP和移频法抑制声反馈的有效方法。该方法采用能与之无缝连接的TLV320AIC23 Codec芯片作为语音采集和回放工具,然后基于在Matlab进行仿真达到抑制啸叫相当理想的基础上完成了在DSP上的实时实现。最后,采用主观法和客观法评估了输出语音的质量。结果表明,该方法能有效抑制再生混响干扰,明显提高了扩声增益,且显著改善了频响特性和声音清晰度。

    标签: DSP 反馈

    上传时间: 2013-10-16

    上传用户:chenlong

  • 基于NDK的DSP网络接口移植开发设计

    给出了一个基于TMS320DM6437 DSP的嵌入式网络实现方案,对该DSP的网络控制模块和NDK进行了深入的研究与分析,实现了NDK在不同外设的移植,并以SEED-DEC6437与PC之间网络通信为例,介绍了PC端Winsock与DSP的NDK开发流程。实验结果表明,使用移植过的NDK进行开发,可以有效地提高开发速度,减少开发时间。

    标签: NDK DSP 网络接口 移植

    上传时间: 2013-11-11

    上传用户:tyler

  • 基于NDK的DSP网络设计

    针对TI的TMS320C6000系列DSP芯片网络系统进行设计,对比OSI模型阐述了NDK的TCP/IP模型,并给出了网络硬件接口设计。根据NDK结构模型,设计网络软件编程。对从事DSP网络设计的人员有一定指导作用。

    标签: NDK DSP 网络设计

    上传时间: 2014-01-13

    上传用户:songyue1991

  • 基于以太网的DSP网络加载技术研究

    介绍了基于以太网的加载方法, 包括网络接口控制HPI接口控制,该技术灵活方便,可脱离仿真器实现远程,大容量的程序代码加载,快速完成DSP系统的软件更新  

    标签: DSP 以太网 网络加载 技术研究

    上传时间: 2013-11-20

    上传用户:taiyang250072

  • 基于多核DSP的SDIF雷达信号分选算法实现

    针对实际应用中电子战设备对雷达信号分选的实时性要求,在分析了序列差直方图算法和多核DSP任务并行模式的基础上,设计了基于TMS320C6678的八核DSP雷达信号分选电路,对密集的雷达信号进行分选。实验结果表明:该电路可对常规雷达信号实现快速分选,并且分选效果良好,系统可靠性高。

    标签: SDIF DSP 多核 雷达信号分选

    上传时间: 2013-10-16

    上传用户:拢共湖塘

  • SPORT接口的双DSP系统数据通信设计

    随着数字信号处理技术的数据量越来越大,双DSP系统将会越来越多的受到青睐。针对基于ADI的BF531双DSP系统的主从通信,设计了基于SPORT口的从硬件到软件的一整套通信机制,并对通信机制进行了优化。通过大量的运行测试,验证了这一系统能够满足任务同步,可靠性和实时性的要求,为同类设计提供了有益的参考。

    标签: SPORT DSP 接口 系统数据

    上传时间: 2013-11-13

    上传用户:ljd123456

  • 基于DSP的无速度传感器控制系统研究

    为了实现快速准确地观测电机转速,在直接转矩控制系统的基础上,采用了基于电机转子磁链的MRAS速度辨识方法对系统进行速度估计,并通过DSP实现无速度传感器的直接转矩控制。利用Matlab对系统进行仿真分析,仿真结果表明,该方案的设计方法正确可行。

    标签: DSP 速度传感器 控制 系统研究

    上传时间: 2013-11-17

    上传用户:xjz632

  • 基于OMAP3530硬件平台的ARM和DSP协同开发方法

    以OMAP3530为硬件平台,以DVSDK为软件工具,介绍了协同开发环境的搭建方法。说明了OMAP3530中ARM和DSP协同开发的两种方法,并对两种方法的优缺点进行了比较。

    标签: OMAP 3530 ARM DSP

    上传时间: 2013-11-18

    上传用户:ccxzzhm

  • 28335最小系统板

    28335最小系统板

    标签: 28335 最小系统板

    上传时间: 2013-12-19

    上传用户:lllliii

  • 基于多DSP的高速通用并行处理系统研究与设计

     介绍了一种基于多DSP的并行处理系统设计与实现,以及其在分布式雷达组网航迹融合中的实际应用。重点介绍了该系统由1块系统主板和4块TS201处理板卡组成的原理和结构,即系统内主板与处理板卡的板级并行设计、单块板卡多DSP并行结构的设计、板级间,单块板卡内传输通道的设计。通过具体应用说明,该多DSP并行处理系统充分体现了航迹融合的实时、高速特性,作为硬件处理平台具备高速、通用的特点。

    标签: DSP 并行处理 系统研究

    上传时间: 2014-09-01

    上传用户:671145514