STM32F4-Discovery ADC3-DMA keil&iar例程
上传时间: 2013-08-06
上传用户:fudong911
两块STM32间的SPI通信,采用DMA发送与接收,工程内附说明。
上传时间: 2013-06-25
上传用户:steele
异步FIFO是用来适配不同时钟域之间的相位差和频率飘移的重要模块。本文设计的异步FIFO采用了格雷(GRAY)变换技术和双端口RAM实现了不同时钟域之间的数据无损传输。该结构利用了GRAY变换的特点,使得整个系统可靠性高和抗干扰能力强,系统可以工作在读写时钟频率漂移达到正负300PPM的恶劣环境。并且由于采用了模块化结构,使得系统具有良好的可扩充性。
上传时间: 2013-08-08
上传用户:13817753084
测试型号为EP2C5Q208C8的FPGA的RAM是否正常,按提示操作,并显示每步的测试结果
上传时间: 2013-08-08
上传用户:zxh122
这样就可以在FPGA内实现双口RAM了...
上传时间: 2013-08-12
上传用户:squershop
用Altera CPLD做为控制器从Flash上读取image文件对Altera FPGA编程
上传时间: 2013-08-13
上传用户:zwei41
提供stm32的flash的在线改写烧录功能和spi通讯
上传时间: 2013-08-15
上传用户:gundan
6713emiftofpgatopci,这个是完整的一套从6713的emif到fpga的双口ram,然后主机通过9054到双口ram,交换数据完成
上传时间: 2013-08-18
上传用户:13215175592
将这个引导代码存入FLASH中,实现上电FPGA芯片与DSP之间的自动配置,从而实现FPGA与DSP中间的通信
上传时间: 2013-08-19
上传用户:jjq719719
针对主控制板上存储器(SRAM) 存储的数据量小和最高频率低的情况,提出了基于SDR Sdram(同步动态RAM) 作为主存储器的LED 显示系统的研究。在实验中,使用了现场可编程门阵列( FPGA) 来实现各模块的逻辑功能。最终实现了对L ED 显示屏的控制,并且一块主控制板最大限度的控制了256 ×128 个像素点,基于相同条件,比静态内存控制的面积大了一倍,验证了动态内存核[7 ]的实用性。
上传时间: 2013-08-21
上传用户:sjw920325