虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

de1-soc

  • tas3204

    The TAS3204 is a highly-integrated audio system-on-chip (SOC) consisting of a fully-programmable, 48-bit digital audio processor, a 3:1 stereo analog input MUX, four ADCs, four DACs, and other analog functionality. The TAS3204 is programmable with the graphical PurePath Studio™ suite of DSP code development software. PurePath Studio is a highly intuitive, drag-and-drop environment that minimizes software development effort while allowing the end user to utilize the power and flexibility of the TAS3204’s digital audio processing core. TAS3204 processing capability includes speaker equalization and crossover, volume/bass/treble control, signal mixing/MUXing/splitting, delay compensation, dynamic range compression, and many other basic audio functions. Audio functions such as matrix decoding, stereo widening, surround sound virtualization and psychoacoustic bass boost are also available with either third-party or TI royalty-free algorithms. The TAS3204 contains a custom-designed, fully-programmable 135-MHz, 48-bit digital audio processor. A 76-bit accumulator ensures that the high precision necessary for quality digital audio is maintained during arithmetic operations. Four differential 102 dB DNR ADCs and four differential 105 dB DNR DACs ensure that high quality audio is maintained through the whole signal chain as well as increasing robustness against noise sources such as TDMA interference. The TAS3204 is composed of eight functional blocks: Clocking System Digital Audio Interface Analog Audio Interface Power supply Clocks, digital PLL I2C control interface 8051 MCUcontroller Audio DSP – digital audio processing 特性 Digital Audio Processor Fully Programmable With the Graphical, Drag-and-Drop PurePath Studio™ Software Development Environment 135-MHz Operation 48-Bit Data Path With 76-Bit Accumulator Hardware Single-Cycle Multiplier (28 × 48)

    标签: 3204 tas

    上传时间: 2016-05-06

    上传用户:fagong

  • 卡尔曼滤波估算SOC

    在锂电池的估算中运用了卡尔曼滤波进行估算

    标签: SOC 卡尔曼滤波

    上传时间: 2017-05-10

    上传用户:到底奚不奚

  • SOC估算

    为了确定拟合系数运用最下二乘法进行拟合。。

    标签: SOC

    上传时间: 2017-05-10

    上传用户:到底奚不奚

  • EGO1用户手册

    EGO1 是依元素科技基于 Xilinx Artix-7 FPGA 研发的便携式数模混合基础教 学平台。EGO1 配备的 FPGA (XC7A35T-1CSG324C)具有大容量高性能等特点, 能实现较复杂的数字逻辑设计;在 FPGA 内可以构建 MicroBlaze 处理器系统, 可进行 SoC 设计。该平台拥有丰富的外设,以及灵活的通用扩展接口。

    标签: ego 用户手册

    上传时间: 2017-10-14

    上传用户:wlwl

  • OV5640 Datasheet

    1/4-inch, 5-Megapixel SOC Image Sensor Optimized for High-Volume Mobile Markets

    标签: Datasheet 5640 OV

    上传时间: 2019-09-29

    上传用户:wsgq2019

  • ARM M0实验报告

    用 verilog HDL 语言搭建一个以 ARM Cortex-M0 为处理器核的嵌入式SOC系统,系统包含以下几个部分:  (1)ARM Cortex-M0核  (2)AHB总线译码器  (3)AHB总线从设备多路复用器  (4)片上存储器外设  (5)LED外设  (6)七段数码管  (7)定时器  (8)UART 

    标签: ARM 实验报告

    上传时间: 2020-03-21

    上传用户:wssss

  • 负载识别智能电表

    为克服目前负载识别终端的低准确率、高复杂度、高硬件成本等弊端,该文设计了一 种基于SoC芯片RN8213B的微型化、多功能的智能电表。 阐述和应用了相似度负载识别算 法, 应用了两光耦485通信和开关电源等技术

    标签: 负载 识别 智能电表

    上传时间: 2021-09-19

    上传用户:13349833106

  • lora和模拟双模对讲机原理图

    使用ASR6601 SOC 作为主控芯片,使用AT1846S作为模拟调制解调芯片,支持双模运行,最大40dbm输出功率可调。

    标签: lora 对讲机

    上传时间: 2021-10-16

    上传用户:yiyewumian

  • 嵌入式系统基础知识总结 这篇太全面了!(上)

    嵌入式系统基础知识总结,这篇太全面了!(上)[摘要]1、嵌入式系统的定义 1.1定义:以应用为中心,以计算机技术为基础,软硬件可裁剪,适应应用系统对功能、可靠性、成本、体积、功耗严格要求的专用计算机系统。 1.2嵌入式系统发展的4个阶段:无操作系统阶段、简单操作系统阶段、实时操作系统阶段、面向Internet阶段。 1.3知识产权核(IP核):具有知识产权的、功能具体、接口规范、可在多个集成电路设计中重复使用的功能模块,是实现系统芯片(SOC)的基本构件。 1.4IP核模块有行为、结构和物理3级不同程度的设计,对应描述功能行为的不同可以分为三类:软核、固核、硬核。

    标签: 嵌入式

    上传时间: 2021-10-28

    上传用户:kid1423

  • 硬件篇:QY-NRF51822硬件详解

    QY-nRF51822 是一个功能强大的蓝牙开发套件,支持蓝牙低功耗(BLE)协议和私有协议。它为广大的产品开发人员提供了一个平台,帮助工程师进行产品的开发、评估、测试。nRF51822 属于挪威NORDIC 公司推出的nRF51 系列2.4G 无线低功耗片上方案解决系统中的一员,已cortex M0内核为基础,结合BLE4.0 的SoC 。凭借超低的功耗、优越的性能、卓越的设计、nRF51822 得到了越来越广泛的应用。QY-nRF51822 系列目前出了两套硬件,后续会有大量新的硬件开发出来。这两套硬件分别为:nRF51822_EK 主板和USB DONGLE。

    标签: 蓝牙

    上传时间: 2021-12-14

    上传用户:kid1423