SD card controller can just read data using 1 bit SD mode. I have written this core for NIOS2 CPU, cyclone, but I think it can works with other FPGA or CPLD. Better case for this core is SD clock = 20 MHz and CPU clock = 100 MHz (or in the ratio 1:5). If you have a wish you can achieve this core. Good luck
标签: controller written NIOS2 using
上传时间: 2016-08-12
上传用户:王楚楚
1,原创 cyclone 2开发板,希望能对FPGA电子爱好者有一点设计帮助。 2,本PCB可以与开发者自己的PCB实现扩展。 3,注意接口已经提供5v,-5v,+3.3v,+1.2v输出。 4,带一个LED显示器,多路拨动开关,一个复位健。 5,晶振源兼容5种封装,其中一种是支持9v、5W高精度恒温晶振。 6,fpga内部2个PLL相互连接可以实现0-200MHz内任意频率输出。
标签:
上传时间: 2013-11-27
上传用户:wang0123456789
这是一个用VHDL语言描述的I2C自动配置模块,使用了来自opencores.org的I2C核,已在altera的cyclone芯片上调试通过
上传时间: 2013-12-19
上传用户:一诺88
FPGA开发板的原理图很详细的,主要是ALTERA公司的cyclone,用protel画的,
上传时间: 2013-12-19
上传用户:Thuan
nios 中读写sdram的程序,适用于epc2 cyclone二代FPGA板子
上传时间: 2016-11-26
上传用户:ve3344
FPGA的uart控制器的verilog源程序,在cyclone II EP2C8Q208上调试运行成功
上传时间: 2016-12-09
上传用户:songyue1991
EP1C6Q240C6开发板原理图,Altera公司的cyclone系列FPGA—EP1C6Q240
上传时间: 2013-12-18
上传用户:731140412
FSK调制与解调,整个设计基于ALTERA公司的QuartusⅡ开发平台,并用cyclone系列FPGA实现。所设计的调制解调器具有体积小、功耗低、集成度高、软件可移植性强、扰干扰能力强的特点,符合未来通信技术设计的方向。
上传时间: 2017-04-27
上传用户:181992417
This SPI-mode SD Card controller is a free SOPC Builder component that can be used in any SOPC Builder system. The included example design runs on the Nios II Embedded Evaluation Kit, cyclone III edition (NEEK).
标签: SOPC controller component SPI-mode
上传时间: 2013-12-18
上传用户:jing911003
This SPI-mode SD Card controller is a free SOPC Builder component that can be used in any SOPC Builder system. The included example design runs on the Nios II Embedded Evaluation Kit, cyclone III edition (NEEK).
标签: SOPC controller component SPI-mode
上传时间: 2017-05-14
上传用户:LouieWu