虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

builder

  • 美河提供.C.builder精彩编程实例集锦

    美河提供.C.builder精彩编程实例集锦

    标签: builder 编程实例 集锦

    上传时间: 2013-07-07

    上传用户:eeworm

  • 基于C++ builder实现的倒立摆控制系统

    本文以倒立摆控制系统控制为例,介绍Borland C++ builder 在数据采集、处理中的应用,并根据系统控制算法控制电机左右运动,从而保证倒立摆能稳定地站立在竖直位置。关键词: C++

    标签: builder 倒立摆 控制系统

    上传时间: 2013-04-24

    上传用户:Shoen

  • SOPC builder  0

    SoPC builder在一个工具中实现了嵌入式系统各个方面的开发,包括软件的设计和验证,为充分利用SoPC技术提高电子系统的性能和降低成本提供了强有力的支持。

    标签: builder SOPC

    上传时间: 2013-06-02

    上传用户:yezhihao

  • Platform builder 5.0/6.00

    Platform builder 6.0 是以VS2005的插件形式安装集成的。 Platform builder正版是需要向微软或者其代理机构购买的,官方只有评估版本的下载。

    标签: Platform builder 6.00 5.0

    上传时间: 2013-04-24

    上传用户:greenmile

  • Borland C++ builder 60

    Borland C++ builder Compiler 是一个BC 编译器。它是用来优化BC 开发系统的工具。它包括最后版本的ANSI/ISO C++ 语言的支持,包括RTL,C++ 的STL框架结构支持

    标签: Borland builder 60

    上传时间: 2013-05-22

    上传用户:ardager

  • 分析了MATLAB/Simulink 中DSP builder 模块库在FPGA 设计中优点

    分析了MATLAB/Simulink 中DSP builder 模块库在FPGA 设计中优点,\\r\\n然后结合FSK 信号的产生原理,给出了如何利用DSP builder 模块库建立FSK 信号发生器模\\r\\n型,以及对FSK 信号发生器模型进行算法级仿真和生成VHDL 语言的方法,并在modelsim\\r\\n中对FSK 信号发生器进行RTL 级仿真,最后介绍了在FPGA 芯片中实现FSK 信号发生器的设\\r\\n计方法。

    标签: Simulink builder MATLAB FPGA

    上传时间: 2013-08-20

    上传用户:herog3

  • FPGA及DSP+builder

    DSP+builder

    标签: builder FPGA DSP

    上传时间: 2013-11-26

    上传用户:问题问题

  • DE2平台应用及DSP builder技术

    DE2平台应用及DSP builder技术

    标签: builder DE2 DSP

    上传时间: 2013-10-26

    上传用户:非衣2016

  • 基于DSP builder数字信号处理器的FPGA设计

    基于DSP builder数字信号处理器的FPGA设计

    标签: builder FPGA DSP 数字信号处理器

    上传时间: 2013-10-11

    上传用户:zhuyibin

  • 基于DSP builder数字信号处理器的FPGA设计

    针对使用硬件描述语言进行设计存在的问题,提出一种基于FPGA并采用DSP builder作为设计工具的数字信号处理器设计方法。并按照Matlab/Simulink/DSP builder/QuartusⅡ设计流程,设计了一个12阶FIR 低通数字滤波器,通过Quartus 时序仿真及嵌入式逻辑分析仪SignalTapⅡ硬件测试对设计进行了验证。结果表明,所设计的FIR 滤波器功能正确,性能良好。 Abstract:  Aiming at the problems in designing DSP using HDL,a method of designing DSP based on FPGA which using DSP builder as designed tool is pointed out.A 12-order low-pass FIR digital filter was designed according to the process of Matlab/Simulink/DSP builder/QuartusⅡ, and the design was verified by the timing simulation based on QuartusⅡand practical test based on SignalTapⅡ. The result shows the designed filter is correct in function and good in performance.

    标签: builder FPGA DSP 数字信号处理器

    上传时间: 2013-11-17

    上传用户:lo25643