JC2_VHD is a bi-directional 4-bit Johnson counter with stop control
标签: bi-directional Johnson counter control
上传时间: 2017-03-23
上传用户:zgu489
LCD function for 8-bit operation mode
标签: operation function mode LCD
上传时间: 2017-03-27
上传用户:tyler
The file contains 16-bit, 32-bit CRC checks.
上传时间: 2017-03-30
上传用户:comua
bit Error Rate in Wireless communication
标签: communication Wireless Error Rate
上传时间: 2014-01-07
上传用户:xieguodong1234
Bit-Error-Rate Simulation Using Matlab
标签: Bit-Error-Rate Simulation Matlab Using
上传时间: 2013-12-17
上传用户:wkchong
8086 program clock,counter,20 bit adder
标签: program counter clock adder
上传时间: 2017-04-07
上传用户:1101055045
直接4bit替换法的图像伪装技术以及对第四bit考察的matlab代码,其中需要两幅大小一样的图像
上传时间: 2017-04-11
上传用户:jyycc
Facial Expression Decomposition
标签: Decomposition Expression Facial
上传时间: 2017-04-12
上传用户:懒龙1988
-- 本模块的功能是验证实现和PC机进行基本的串口通信的功能。需要在 --PC机上安装一个串口调试工具来验证程序的功能。 -- 程序实现了一个收发一帧10个bit(即无奇偶校验位)的串口控 --制器,10个bit是1位起始位,8个数据位,1个结束 --位。串口的波特律由程序中定义的div_par参数决定,更改该参数可以实 --现相应的波特率。程序当前设定的div_par 的值是0x104,对应的波特率是 --9600。用一个8倍波特率的时钟将发送或接受每一位bit的周期时间 --划分为8个时隙以使通信同步. --程序的工作过程是:串口处于全双工工作状态,按动SW0,CPLD向PC发送“welcome" --字符串(串口调试工具设成按ASCII码接受方式);PC可随时向CPLD发送0-F的十六进制 --数据,CPLD接受后显示在7段数码管上。
上传时间: 2017-04-12
上传用户:lgnf
Use a one-dimensional array of primitive type boolean to represent the seating chart of the plane. Initialize all the elements of the array to false to indicate that all the seats are empty. As each seat is assigned, set the corresponding elements of the array to true to indicate that the seat is no longer available.
标签: one-dimensional primitive represent the
上传时间: 2013-12-22
上传用户:zhichenglu