利用ARM的GPIO和SPI总线进行FPGA的被动串行配置,加载速度可以达到200KBytes/Sec.
上传时间: 2013-08-28
上传用户:Maple
usb_cpld_code.zip usbjtag - Variations on the implementation of a USB JTAG adapter.
标签: implementation usb_cpld_code Variations adapter
上传时间: 2013-08-31
上传用户:ruan2570406
JTAG CPLD实现源代码,比用简单并口调试器快5倍以上。\r\n以前总觉得简单的并口jtag板速度太慢,特别是调试bootloader的时候,简直难以忍受。最近没什么事情,于是补习了几天vhdl,用cpld实现了一个快速的jtag转换板。cpld用epm7128stc100-15,晶振20兆,tck频率5兆。用sjf2410作测试,以前写50k的文件用时5分钟,现在则是50秒左右。tck的频率还可以加倍,但是不太稳定,而且速度的瓶颈已经不在tck这里,而在通讯上面了。\r\n
上传时间: 2013-09-04
上传用户:LANCE
基于ARM平台的等精度数字显示频率计的设计,已通过测试
上传时间: 2013-09-04
上传用户:谁偷了我的麦兜
JTAG仿真器CPLD
上传时间: 2013-09-05
上传用户:xuanjie
该工程文件实现ARM系统中CPLD的逻辑工作,起到外围资源的逻辑地址译码功能
上传时间: 2013-09-05
上传用户:zcs023047
JTAG programmator for DSP TI
标签: programmator JTAG DSP for
上传时间: 2013-09-09
上传用户:541657925
飞利浦ARM芯片LPC2148的PROTEL格式的原理图
上传时间: 2013-09-19
上传用户:tzrdcaabb
这是网名为Rein Lee写的一篇在PROTEUS中使用ARM处理器及uC/OS-II移植理解,里面还包括移植的源代码,以及在PROTEUS上建的工程文件,已调试好,可以运行仿真。对于理解uC/OS-II在ARM上的移植还是很有帮助的!\r\n
上传时间: 2013-09-21
上传用户:AISINI005
在PROTEUS中使用ARM处理器及uCOS-II移植理解,需要学习ARM处理器的,这是个很好的学习资料
上传时间: 2013-09-25
上传用户:赵一霞a