USB in 模型,作为输入,包括基于Altera的工程、源码、固件,使用Verilog
标签: usb
上传时间: 2022-05-16
上传用户:20125101110
ALTERA NIOS处理器实验,编程环境是QUARTUS,在NIOS SHELL下编译实现功能。实验USB接口
上传时间: 2015-04-13
上传用户:1079836864
USB-Blaster_驱动安装方法 1、WIN XP 系统使用 QUARTUS自带的驱动程序,驱动路径选择 C:\altera\11.0\quartus\drivers,可以参考USB-Blaster_驱动安装方法&USBBALSTER.exe。 2、WIN 7 32位系统使用本目录USB_Blaster_WIN7 32下面的驱动,驱动路径选择 USB_Blaster_WIN7 32\CDM 2.04.16 WHQL Certified 3、WIN 7 64系统使用 QUARTUS自带的驱动程序驱动路径选择 C:\altera\11.0\quartus\drivers
上传时间: 2015-06-06
上传用户:qweasdex
感谢您使用 Altera DE教学开发板。这块板子的着眼于为在数字逻辑,计算机组织和FPGA方面的学习提供一个理想的工具。它在硬件和CAD工具上应用先进的技术为学生和专业人员展示了一个宽广的主题。该板具有多种特点,非常适合各大学课程在实验室环境下的一系列设计项目和非常复杂尖端的数字系统的开发和应用。Altera公司为DE2板提供了套支持文件,例如学习指导,现成的教学实验练习和丰富的插图说明DE2的特点DE2板是以 Cyclonell2C35FPGA为特点的672针引脚的包装。板上所有重要的部件都与板上的芯片相连,使用户能够控制板上各种的操作DE2板包括了很多开关(兼有拨动开关和按键),发光二极管和七段数码管。在更多进一步的实验中还用到了SRAM,SDRAM Fash以及16×驸字符液晶。需要进行处理器和O接口试验时,可以简单的用 Altera Niosll处理器和象RS-232和PS/2标准接口。进行涉及音频和视频的实验时,也有标准MC、line-in video-in(TV Decoder)和VGA(10-bit dac),这些特点都能够被用来制作CD质量的音频应用程序和专业的视频图象。为了能够设计更强大的项目,DE2还提供了USB20接口(包括主、从USB),10/100M自适应以太网,红外(lRDA)接口,以及SD卡接口。最后,可以通过两排扩展O口与其它用户自定义的板子相连。
标签: altera
上传时间: 2022-04-01
上传用户:bluedrops
Altera(Intel)_MAX10_10M02SCU169开发板资料硬件参考设计+逻辑例程.QM_MAX10_10M02SCU169开发板主要特征参数如下所示: 主控CPLD:10M02SCU169C8G; 主控CPLD外部时钟源频率:50MHz; 10M02SCU169C8G芯片内部自带丰富的Block RAM资源; 10M02SCU169C8G芯片逻辑单元数为2K LE; QM_MAX10_10M02SCU169开发板板载Silicon Labs的CP2102芯片来实现USB转串口功能; QM_MAX10_10M02SCU169开发板板载MP2359高效率DC/DC提供CPLD芯片工作的3.3V电源; QM_MAX10_10M02SCU169开发板引出了两排50p、2.54mm间距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模块、高速ADC采集模块或者CMOS摄像头模块等; QM_MAX10_10M02SCU169开发板引出了芯片的3路按键用于测试; QM_MAX10_10M02SCU169开发板引出了芯片的3路LED用于测试; QM_MAX10_10M02SCU169开发板引出了芯片的JTAG调试端口,采用双排10p、2.54mm的排针;
上传时间: 2022-05-11
上传用户:
Altera(Intel)_Cyclone10_10CL006开发板资料硬件参考设计+逻辑例程。QM_Cyclone10_10CL006开发板主要特征参数如下所示: 主控FPGA:10CL006YU256C8G; 主控FPGA外部时钟源频率:50MHz; 10CL006YU256C8G芯片内部自带丰富的Block RAM资源; 10CL006YU256C8G芯片逻辑单元数为6K LE; QM_Cyclone10_10CL006开发板板载MP2359高效率DC/DC提供FPGA芯片工作的3.3V电源; QM_Cyclone10_10CL006开发板引出了两排64p、2.54mm间距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模块、高速ADC采集模块或者CMOS摄像头模块等; QM_Cyclone10_10CL006开发板引出了芯片的3路按键用于测试; QM_Cyclone10_10CL006开发板引出了芯片的2路LED用于测试; QM_Cyclone10_10CL006开发板引出了芯片的JTAG调试端口,采用双排10p、2.54mm的排针;
上传时间: 2022-05-11
上传用户:qingfengchizhu
Altera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程Cyclone IV EP4CE15核心板主要特征参数如下所示:➢ 主控FPGA:EP4CE15F23C8N;➢ 主控FPGA外部时钟源频率:50MHz;➢ EP4CE15F23C8N芯片内部自带丰富的Block RAM资源;➢ EP4CE15F23C8N芯片逻辑单元数为15K LE;➢ Cyclone IV EP4CE15板载W25Q064 SPI Flash芯片,8MB字节的存储容量;➢ Cyclone IV EP4CE15板载Winbond 32MB的SDRAM,型号为W9825G6KH-6;➢ Cyclone IV EP4CE15核心板板载MP2315高效率DC/DC芯片提供FPGA芯片工作的3.3V电源;➢ Cyclone IV EP4CE15核心板引出了两排64p、2.54mm间距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模块、高速ADC采集模块或者CMOS摄像头模块等;➢ Cyclone IV EP4CE15核心板引出了芯片的3路按键用于测试;➢ Cyclone IV EP4CE15核心板引出了芯片的2路LED用于测试;➢ Cyclone IV EP4CE15核心板引出了芯片的JTAG调试端口,采用双排10p、2.54mm的排针;
上传时间: 2022-05-11
上传用户:zhanglei193
USB子类协议.part2
上传时间: 2013-05-22
上传用户:eeworm
USB HID Demonstrator Release 1.0.1
标签: Demonstrator Release USB HID
上传时间: 2013-04-15
上传用户:eeworm
USB子类协议.part3
上传时间: 2013-08-03
上传用户:eeworm