FM收音机的解码及控制器VHDL语言实现,Xilinx提供的.别谢我.
上传时间: 2015-07-17
上传用户:CHENKAI
IP核生成器生成 ip 后有两个文件对我们比较有用,假设生成了一个 asyn_fifo 的核,则 asyn_fifo.veo 给出了例化该核方式(或者在 Edit->Language Template->COREGEN 中找到 verilog/VHDL 的例化方式)。asyn_fifo.v 是该核的行为模型,主要调用了 xilinx 行为模型库 的模块,仿真时该文件也要加入工程。
上传时间: 2014-01-05
上传用户:顶得柱
运算器的实现,即实验指导书中的实验一,文件中包含有原代码及端口设置(可变),用vrilog HDL编程,Xilinx ISE 6仿真,并在实际电路中得到实现.
标签: 运算器
上传时间: 2015-07-25
上传用户:hzy5825468
交通灯状态机的实现,用verilog HDL编程,Xilinx ISE 6仿真,在实际电路中得到验证.
上传时间: 2015-07-25
上传用户:xg262122
这是由xilin公司提供的测试文档,对于用XILINX公司的CPLD/FPGA的用户来说挺不错的。
上传时间: 2014-01-19
上传用户:mikesering
在利用FPGA实现数字信号处理方面,分布式算法发挥着关键作用,与传统的乘积-积结构相比,具有并行处理的高效性特点。详细研究了基于FPGA、采用分布式算法实现FIR数字滤波器的原理和方法,并通过Xilinx ISE在Modelsim下进行了仿真。
上传时间: 2015-08-14
上传用户:wsf950131
此文件是对xilinx95144器件编的程序,编译器采用xilinx ise5.2编译。功能取缔了单片机。
上传时间: 2013-12-20
上传用户:CSUSheep
在FPGA系统设计中,要达到性能最大化需要平衡具有混合性能效率的元器件,包括逻辑构造(fabric)、片上存储器、DSP和I/O带宽。在本文中,我将向你解释怎样能在追求更高系统级性能的过程中受益于Xilinx® 的Virtex™ -5 FPGA构建模块,特别是新的ExpressFabric™ 技术。以针对逻辑和算术功能的量化预期性能改进为例,我将探究ExpressFabric架构的主要功能。基于实际客户设计的基准将说明Virtex-5ExpressFabric技术性能平均比前一代Virtex-4 FPGA要高30%。
上传时间: 2015-08-29
上传用户:thesk123
picoblaze实现交通灯控制的完整工程文件,xilinx fpga实现
上传时间: 2013-12-26
上传用户:xauthu
用FPGA做主控制器,对IIC从设备配置参数的源程序。Xilinx提供
上传时间: 2014-01-01
上传用户:shanml