用于生成GF(2^m)有限域中乘法器的Verilog HDL源文件的C程序
上传时间: 2016-01-15
上传用户:王楚楚
用于生成GF(2^m)有限域中常数乘法器的Verilog HDL源文件的C程序
上传时间: 2016-01-15
上传用户:chenbhdt
用于生成GF(2^m)有限域元素求逆器的Verilog HDL源文件的C程序
上传时间: 2014-01-13
上传用户:gyq
采用verilog hdl 语言实现整形dct算法,设计合理,算法简单,是红色逻辑开发板试验程序,值得一看。
上传时间: 2013-12-23
上传用户:aeiouetla
问题描述 序列Z=<B,C,D,B>是序列X=<A,B,C,B,D,A,B>的子序列,相应的递增下标序列为<2,3,5,7>。 一般地,给定一个序列X=<x1,x2,…,xm>,则另一个序列Z=<z1,z2,…,zk>是X的子序列,是指存在一个严格递增的下标序列〈i1,i2,…,ik〉使得对于所有j=1,2,…,k使Z中第j个元素zj与X中第ij个元素相同。 给定2个序列X和Y,当另一序列Z既是X的子序列又是Y的子序列时,称Z是序列X和Y的公共子序列。 你的任务是:给定2个序列X、Y,求X和Y的最长公共子序列Z。
上传时间: 2014-01-25
上传用户:netwolf
Verilog HDL Synthesis, A Practical Primer 学习Verilog HDL一本很不错的英文书,比较透彻
标签: Verilog HDL Synthesis Practical
上传时间: 2016-01-19
上传用户:hongmo
verilog HDL 基础实验源码,比较实用
上传时间: 2016-01-19
上传用户:lxm
verilog HDL 接口试验源代码,比较实用。
上传时间: 2016-01-19
上传用户:qiao8960
verilog HDL综合实验源代码,比较实用
上传时间: 2016-01-19
上传用户:tb_6877751
用Verilog HDL写的数字时钟,已经在开发板上验证过的,绝对原创,使用数码管进行显示!
上传时间: 2013-12-03
上传用户:lnnn30