1.3.5 嵌入微处理器的FPGA设计流程。
上传时间: 2015-01-01
上传用户:ghostparker
1.3 FPGA的设计流程。
上传时间: 2013-11-03
上传用户:xiehao13
使用QUARTUS II做开发全流程,傻瓜式详细教程
上传时间: 2013-10-16
上传用户:缥缈
rotel_99se布线的基本流程
上传时间: 2013-10-18
上传用户:cc1915
Workflows印刷工作流程。
上传时间: 2013-10-30
上传用户:q3290766
本文探讨如何透过USB来设定各种采用FPGA的系统与实现现场升级的弹性。这种方法还可用来取代热门的JTAG组态介面,让用户不再需要用到机板上分立的JTAG连结器,就能降低成本并减少占用电路板的空间。
上传时间: 2015-01-01
上传用户:lz4v4
win7 altera usb blaster驱动
上传时间: 2013-10-25
上传用户:ls530720646
电子发烧友网核心提示:Altera公司昨日宣布,在业界率先在28 nm FPGA器件上成功测试了复数高性能浮点数字信号处理(DSP)设计。独立技术分析公司Berkeley设计技术有限公司(BDTI)验证了能够在 Altera Stratix V和Arria V 28 nm FPGA开发套件上简单方便的高效实现Altera浮点DSP设计流程,同时验证了要求较高的浮点DSP应用的性能。本文是BDTI完整的FPGA浮点DSP分析报告。 Altera的浮点DSP设计流程经过规划,能够快速适应可参数赋值接口的设计更改,其工作环境包括来自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高级模块库,支持FPGA设计人员比传统HDL设计更迅速的实现并验证复数浮点算法。这一设计流程非常适合设计人员在应用中采用高性能 DSP,这些应用包括,雷达、无线基站、工业自动化、仪表和医疗图像等。
上传时间: 2015-01-01
上传用户:sunshie
Genesis新手上路的培训计划和操作流程。
上传时间: 2013-11-23
上传用户:lindor
Protel99文件中导出坐标数据的操作流程
上传时间: 2013-10-20
上传用户:fanxiaoqie