分析了将TSMC(双级矩阵变换器)作为直驱式永磁同步风力发电系的全功率变流器,并且分别对TSMC的整流级的PWM调制和逆变级空间矢量调制进行了推导和计算,简要分析了TSMC的换流方法。然后运用MATLAB对整流级和逆变级调制方法和对直驱式风力发电系统的要求进行仿真验证,仿真结果验证了本文的理论分析和调制方法的正确型,说明了TSMC具有调制方法简单、输出电能质量高等优点,同时也说明TSMC非常适合用于直驱式风力发电系统中,并且为进一步地研究TSMC提供了理论基础。
上传时间: 2014-01-02
上传用户:ouyangtongze
针对微型四旋翼飞行器非线性动力学模型下姿态稳定和速度跟踪控制问题,基于全局快速终端滑模控制(TSMC-terminal sliding mode control)方法研究了控制器设计。通过引入等价控制输入,将姿态控制通道解耦并分别设计了姿态稳定TSMC控制器。对速度跟踪和高度跟踪控制,在保证高度跟踪控制稳定的基础上设计了保证速度跟踪的耦合控制器。姿态稳定和速度跟踪仿真验证了设计控制器的性能。
上传时间: 2013-10-23
上传用户:xcsx1945
TSMC 130NM的DESIGN LIBRARY。
上传时间: 2015-11-01
上传用户:彭玖华
高精度惯性加速度计能够实现实时位移检测,在当今民用和军用系统如汽车电子、工业控制、消费电子、卫星火箭和导弹等中间具有广泛的需求。在高精度惯性加速度计中,特别需要稳定的低噪声高灵敏度接口电路。事实上,随着传感器性能的不断提高,接口电路将成为限制整个系统的主要因素。 本论文在分析差动电容式传感器工作原理的基础上,设计了针对电容式加速度计的全差分开环低噪声接口电路。前端电路检测传感器电容的变化,通过积分放大,产生正比于电容波动的电压信号。 本论文采用开关电容电路结构,使得对寄生不敏感,信号灵敏度高,容易与传感器单片集成。为了得到微重力加速度性能,设计电容式位移传感接口电路时,重点研究了噪声问题和系统建模问题。仔细分析了开环传感器中的不同噪声源,并对其中的一些进行了仿真验证。建立了接口电路寄生电容和寄生电阻模型。 为了更好的提高分辨率,降低噪声的影响如放大器失调、1/f噪声、电荷注入、时钟馈通和KT/C噪声,本论文采用了相关双采样技术(CDS)。为了限制接口电路噪声特别是热噪声,着重设计考虑了前置低噪声放大器的设计及优化。由于时钟一直导通,特别设计了低功耗弛豫振荡器,振荡频率为1.5M。为了减小传感器充电基准电压噪声,采用两级核心基准结构设计了高精度基准,电源抑制比高达90dB。 TSMC 0.18μm工艺中的3.3V电压和模型,本论文进行了spectre仿真。 关键词:MEMS;电容式加速度计;接口电路;低噪声放大器;开环检测
上传时间: 2013-05-23
上传用户:hphh
设计了一款用于UHF RFID射频前端接收机的高线性度LNA。该低噪声放大器采用噪声消除技术,具有单端输入差分输出的功能,能够同时实现输出平衡,噪声消除和非线性失真抵消,具有高的线性度。该电路采用TSMC 0.18 μm工艺设计,芯片面积只有0.02 mm2。电源电压为1.8 V,总电流为8 mA,后仿真结果增益为19.2 dB,噪声因子为2.5 dB,输入1 dB压缩点为-5.2 dBm。
上传时间: 2014-01-21
上传用户:kachleen
usb phy的测试技术文档,TSMC提供的,可以参考使用
上传时间: 2016-02-20
上传用户:tianjinfan
TSMC180nm工艺库+cadence IC5141仿真设计软件
上传时间: 2022-05-04
上传用户:
近年来,随着个人数据通信的发展,功能强大的便携式数据终端和多媒体终端得到了广泛的应用。为了实现用户在任何时间、任何地点均能实现数据通信的目标,要求传统的计算机网络由有线向无线、由固定向移动、由单一业务向多媒体发展,这一要求促进了无线局域网技术的发展。在互联网高速发展的今天,可以认为无线局域网将成为未来的发展趋势.本课题采用TSMC 0.18um CMOS工艺实现用于IEEE 802.1la协议的5GHz无线局域网接收机射频前端集成电路一包括低噪声放大器(Low-Noise Amplifier,LNA)和下变频器电路(Downconverter),低噪声放大器是射频接收机前端的主要部分,其作用是在尽可能少引入噪声的条件下对天线接收到的微弱信号进行放大。下变须器是接收机的重要组成部分,它将低噪声放大器的输出射频信号与本振信号进行混频,产生中频信号。论文对射频前端集成电路的原理进行了分析,比较了不同电路结构的性能,给出了射频前端集成电路的电路设计、版图设计、仿真结果和测试方案,仿真结果表明,此次设计的射频前端集成电路具有低噪声、低功耗的特点,其它性能也完全满足设计指标要求
上传时间: 2022-06-20
上传用户:
摘 要:该文提出了一种新型双声道音频Σ - Δ数模转换器(DAC)小面积插值滤波器设计方法。该方法采用左右两个声道复用一个插值滤波器的新型结构,并利用存储器实现第1 级半带滤波器,从而降低芯片的实现面积。提出重新排序方法,保证复用后两个声道的同步。设计在TSMC 0.18 μm 1.8 V/3.3 V 1P5M CMOS 工艺上实现,测试信噪比为106 dB,数字部分芯片的面积仅为0.198 mm2,功耗为0.65 mW。这种设计方法降低了Σ - Δ DAC系统中数字部分的面积和功耗,给模拟部分留有较大的设计裕量,这对模数混合系统的设计具有重要的意义。
标签: 插值滤波器
上传时间: 2022-07-04
上传用户:kent