虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

Soft-engineer

  • 基于Actel FPGA的倒车后视方案

    标签: Actel FPGA 方案

    上传时间: 2013-10-29

    上传用户:sjy1991

  • 二维RS乘积码的设计及FPGA实现

    标签: FPGA 二维 RS乘积码

    上传时间: 2013-11-04

    上传用户:wpwpwlxwlx

  • ptc公司的proe高级曲面扩展教程

    在Pro/ENGINEER中,当创建或处理非实体曲面时,使用的是面组。面组代表相连非实体曲面的“拼接体”。面组可能由单个曲面或一个曲面集合组成。 面组包含了描述所有组成面组的曲面的几何信息,和面组曲面的“缝合”(连接或交截)方法信息。一个零件包含多种面组。通过使用“曲面特征”创建或处理面组。 使用曲面功能 从“特征类”菜单中选择“曲面”,显示“面组曲面”还是“曲面选项”菜单,取决于模型中是曲面还是曲线。如果曲面特征或基准曲线存在于模型中,系统将显示“曲面选项”菜单,它可用于创建新曲面。 也可以通过“插入”菜单来使用多数曲面命令。 命名面组可以使用命令序列“设置”/“名称”/“其它”,为整个面组或单独的曲面分配名称。然后可以使用“获得选取”中的“按菜单选取”选项,按名称选择已命名的面组或曲面。

    标签: proe ptc 扩展 教程

    上传时间: 2013-11-25

    上传用户:离殇

  • Cadence Allegro中文简易手册

    标签: Cadence Allegro

    上传时间: 2013-10-23

    上传用户:咔乐坞

  • FPGA_SOPC快速开发教程

    FPGA_SOPC快速开发教程

    标签: FPGA_SOPC 快速开发 教程

    上传时间: 2013-11-17

    上传用户:lwq11

  • 一种基于CPLD的12864LCD控制器设计

    标签: 12864 CPLD LCD 制器设计

    上传时间: 2013-10-19

    上传用户:199311

  • Cadence 应用注意事项

    Cadence 应用注意事项             1、 PCB 工艺规则             以下规则可能随中国国内加工工艺提高而变化             1.1. 不同元件间的焊盘间隙:大于等于 40mil(1mm),以保证各种批量在线焊板的需要。             1.2. 焊盘尺寸:粘锡部分的宽度保证大于等于 10mil(0.254mm),如果焊脚(pin)较高,应             修剪;如果不能修剪的,相应焊盘应增大…..             1.3. 机械过孔最小孔径:大于等于 6mil(0.15mm)。小于此尺寸将使用激光打孔,为国内 ****************************************************************************************      各种化工 石油 电子 制造 机械 编程 纺织等等各类电脑软件, 欢迎咨询   ------------------------------------------------------------------------------------      联系QQ:1270846518       Email: gjtsoft@qq.com      即时咨询或留言:http://gjtsoft.53kf.com      电话: 18605590805    短信发送软件名称, 我们会第一时间为您回复 ****************************************************************************************             大多数 PCB厂家所不能接受。             

    标签: Cadence 注意事项

    上传时间: 2013-12-13

    上传用户:sjy1991

  • 在FPGA上实施无线LAN接口

    标签: FPGA LAN 无线 接口

    上传时间: 2013-11-19

    上传用户:ttpay

  • 高性能PCB设计的工程实现

    一、PCB设计团队的组建建议 二、高性能PCB设计的硬件必备基础三、高性能PCB设计面临的挑战和工程实现 1.研发周期的挑战 2.成本的挑战 3.高速的挑战 4.高密的挑战 5.电源、地噪声的挑战 6.EMC的挑战 7.DFM的挑战四、工欲善其事,必先利其器摘要:本文以IT行业的高性能的PCB设计为主线,结合Cadence在高速PCB设计方面的强大功能,全面剖析高性能PCB设计的工程实现。正文:电子产业在摩尔定律的驱动下,产品的功能越来越强,集成度越来越高、信号的速率越来越快,产品的研发周期也越来越短,PCB的设计也随之进入了高速PCB设计时代。PCB不再仅仅是完成互连功能的载体,而是作为所有电子产品中一个极为重要的部件。本文从高性能PCB设计的工程实现的角度,全面剖析IT行业高性能PCB设计的方方面面。实现高性能的PCB设计首先要有一支高素质的PCB设计团队。一、PCB设计团队的组建建议自从PCB设计进入高速时代,原理图、PCB设计由硬件工程师全权负责的做法就一去不复返了,专职的PCB工程师也就应运而生。

    标签: PCB 性能 工程实现

    上传时间: 2013-10-24

    上传用户:leehom61

  • 基于FPGA的全数字锁相环路的设计

    介绍了应用VHDL技术设计嵌入式全数字锁相环路的方法。详细描述了其工作原理和设计思想,并用可编程逻辑器件FPGA加以实面。

    标签: FPGA 全数字 锁相环路

    上传时间: 2013-10-20

    上传用户:yl8908