虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

SoC-wishbone

  • CFE contains the following important features: * Easy to port to new SB1250/BCM1480 designs

    CFE contains the following important features: * Easy to port to new SB1250/BCM1480 designs * Initializes CPUs, caches, memory controllers, and peripherals * Built-in device drivers for SB1250 SOC peripherals * Several console choices, including serial ports, ROM emulators, JTAG, etc. * Environment storage in NV EEPROM, flash, etc. * Supports big or little endian operation * Supports 32-bit and 64-bit processors * Support for network bootstrap. Network protocols supported include IP,ARP,ICMP,UDP,DHCP,TFTP. * Support for disk bootstrap. * Provides an external API for boot loaders and startup programs * Simple user interface. UI is easy to remove for embedded apps.

    标签: following important contains features

    上传时间: 2014-11-23

    上传用户:龙飞艇

  • edk操作入门级指导实例

    edk操作入门级指导实例,很好的,可以用来学soc开发

    标签: edk 操作 入门级

    上传时间: 2013-12-05

    上传用户:lizhizheng88

  • 曾经的硕士论文

    曾经的硕士论文,基于FPGA的8051的soc核研究,用FPGA实现的51核,对FPGA的学习很有帮助

    标签: 硕士 论文

    上传时间: 2014-07-12

    上传用户:royzhangsz

  • 嵌入式系统的硬/软件协同设计研究(复旦博士论文) 需CAJ软件查看 嵌入式计算机系统是用于完成特定功能的计算机系统

    嵌入式系统的硬/软件协同设计研究(复旦博士论文) 需CAJ软件查看 嵌入式计算机系统是用于完成特定功能的计算机系统,例如,激光打印机、移动电话、微波炉、汽车的防抱死控制器等,它一般是由微处理器、ASIC、总线、存储器等组成。随着微电子技术中的深亚微米技术的发展,嵌入式系统可以被集成到一块芯片上,形成片上系统“SOC”。如果说靠手工可以满足一些简单的,低性能的嵌入式系统的设计的话,那么,对于复杂的、高性能的嵌入式系统,手工设计将会非常困难。解决这个问题的有效方法是采用嵌入式系统的设计自动化技术。 嵌入式系统的设计自动化技术可以缩短系统的开发周期,降低开发费用,提高设计质量,使产品具有更强的市场竞争力。因此,它已经成为当前EDA领域的热点研究问题。目前,国内外许多大学、公司都有项目组在从事这项技术的研究工作。本文研究了嵌入式系统自动化设计技术中的一些问题,主要进行了以下4个方面的工作: 1.介绍和分析了具有代表性的嵌入式系统设计自动化系统,如Cool、Cosyma、SpecSyn、Chinook、Polis和Corsair等。提出了一个基于UML系统描述的,SystemC模拟验证的,利用CoCentric SystemC Complier进行硬

    标签: CAJ 软件 嵌入式系统 协同设计

    上传时间: 2014-11-09

    上传用户:缥缈

  • 这是一本介绍ARM微处理器的书籍

    这是一本介绍ARM微处理器的书籍,介绍了SOC的设计原理和方法

    标签: ARM 微处理器 书籍

    上传时间: 2014-06-08

    上传用户:moerwang

  • 基于FPGA的原理图设计

    该原理图采用CycloneV SOC FPGA设计的满足多功能开发套件,主要接口包括以太网,USB接口,Micro-B等接口,非常适合初学者开发使用,欢迎下载。

    标签: Cyclone,Altera,FPGA,生产

    上传时间: 2015-03-04

    上传用户:renqiang2006

  • 西电SOC课程设计实验报告

    采用VHDL硬件描述语言设计,包含加法器,乘法器等以及寄存器的详细设计思路和设计源码

    标签: SOC课程设计

    上传时间: 2015-04-16

    上传用户:kaixinyixiaxia

  • SOPC开发快速入门教程中文版

    SOPC开发快速入门教程中文版,以非常详细的实例来让初学者了解基于QII和NII的FPGA/SOC的开发的基本流程,目的是为了让初学者尽快上手。

    标签: FPGA SOC

    上传时间: 2015-10-08

    上传用户:shzweh1234

  • 电池模型辨识

    锂电池离线辨识方法,论文,在确定二阶RC 等效电路模型的基础上, 采用渐衰记忆的递推最小二乘算法和扩展卡尔曼滤波算法对模型参数与 SOC 在线联合估算。经过实验与仿真验证,

    标签: 锂电池 仿真

    上传时间: 2016-01-21

    上传用户:zxljj3825

  • tas3204

    The TAS3204 is a highly-integrated audio system-on-chip (SOC) consisting of a fully-programmable, 48-bit digital audio processor, a 3:1 stereo analog input MUX, four ADCs, four DACs, and other analog functionality. The TAS3204 is programmable with the graphical PurePath Studio™ suite of DSP code development software. PurePath Studio is a highly intuitive, drag-and-drop environment that minimizes software development effort while allowing the end user to utilize the power and flexibility of the TAS3204’s digital audio processing core. TAS3204 processing capability includes speaker equalization and crossover, volume/bass/treble control, signal mixing/MUXing/splitting, delay compensation, dynamic range compression, and many other basic audio functions. Audio functions such as matrix decoding, stereo widening, surround sound virtualization and psychoacoustic bass boost are also available with either third-party or TI royalty-free algorithms. The TAS3204 contains a custom-designed, fully-programmable 135-MHz, 48-bit digital audio processor. A 76-bit accumulator ensures that the high precision necessary for quality digital audio is maintained during arithmetic operations. Four differential 102 dB DNR ADCs and four differential 105 dB DNR DACs ensure that high quality audio is maintained through the whole signal chain as well as increasing robustness against noise sources such as TDMA interference. The TAS3204 is composed of eight functional blocks: Clocking System Digital Audio Interface Analog Audio Interface Power supply Clocks, digital PLL I2C control interface 8051 MCUcontroller Audio DSP – digital audio processing 特性 Digital Audio Processor Fully Programmable With the Graphical, Drag-and-Drop PurePath Studio™ Software Development Environment 135-MHz Operation 48-Bit Data Path With 76-Bit Accumulator Hardware Single-Cycle Multiplier (28 × 48)

    标签: 3204 tas

    上传时间: 2016-05-06

    上传用户:fagong